期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
1μm高速CMOS容错时钟接收器电路的研制 被引量:1
1
作者 余山 章定康 +1 位作者 杨樱华 黄敞 《微电子学与计算机》 CSCD 北大核心 1993年第7期38-39,共2页
采用新的设计规则与先进的自对准硅化钛LDD CMOS工艺,研制成功了相当于1386主频的1μm、25MHz高速容错时钟接收器电路.
关键词 电路设计 容错 时钟 接收器 CMOS
下载PDF
TMR计算系统中的容错锁相同步时钟电路
2
作者 曾戈虹 杨樱华 黄敞 《微电子学与计算机》 CSCD 北大核心 1995年第3期6-8,14,共4页
以数字锁相技术为基础。研制出用于TMR计算系统的容错同步时钟电路。该电路工作稳定、具有完善的容错功能并达到相当高程度的时钟同步水平,在10~30MHz频率范围工作时,4个冗余时钟模块之间的最大相位差都小于5ns,叙述... 以数字锁相技术为基础。研制出用于TMR计算系统的容错同步时钟电路。该电路工作稳定、具有完善的容错功能并达到相当高程度的时钟同步水平,在10~30MHz频率范围工作时,4个冗余时钟模块之间的最大相位差都小于5ns,叙述了容错同步时钟电路的工作原理和设计原则,并对引起冗余模块间相位差的各种因素进行了分析。 展开更多
关键词 TMR计算系统 容错技术 数字锁相 同步时钟电路
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部