期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种基于FPGA的并行Viterbi译码器实现方案
1
作者
林豫彬
杨曦
《舰船电子工程》
2009年第9期32-33,71,共3页
Viterbi算法是用于卷积码译码的一种最大似然译码算法,广泛应用于各种数据传输系统。文章提出了一种基于FPGA的并行Viterbi译码实现方法,能在有限的资源条件下获得较高的译码速度,适于在实时要求较高的场合应用。
关键词
卷积码
最大似然算法
VITERBI算法
FPGA(现场可编程门阵列)
下载PDF
职称材料
题名
一种基于FPGA的并行Viterbi译码器实现方案
1
作者
林豫彬
杨曦
机构
海军大连舰艇学院信息与通信工程系
出处
《舰船电子工程》
2009年第9期32-33,71,共3页
文摘
Viterbi算法是用于卷积码译码的一种最大似然译码算法,广泛应用于各种数据传输系统。文章提出了一种基于FPGA的并行Viterbi译码实现方法,能在有限的资源条件下获得较高的译码速度,适于在实时要求较高的场合应用。
关键词
卷积码
最大似然算法
VITERBI算法
FPGA(现场可编程门阵列)
Keywords
convolutional code, maximum-likehood algorithm, Viterbi algorithm, File Programmable Gate Arry
分类号
TN911.72 [电子电信—通信与信息系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种基于FPGA的并行Viterbi译码器实现方案
林豫彬
杨曦
《舰船电子工程》
2009
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部