期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于LSSD的Cache电路的扫描测试设计
1
作者
严玉峰
张盛兵
+1 位作者
林雄鑫
丁黄胜
《计算机工程与设计》
CSCD
北大核心
2007年第4期876-878,共3页
在扫描测试设计时,因电路行为的不同需采用不同的扫描单元,LSSD(level-sensitive scan design)正是一种非常适合于电平敏感型电路的扫描单元,但在时钟控制相对复杂的电路中仅采用标准LSSD单元来完成整个扫描测试设计是不够的。在经过对L...
在扫描测试设计时,因电路行为的不同需采用不同的扫描单元,LSSD(level-sensitive scan design)正是一种非常适合于电平敏感型电路的扫描单元,但在时钟控制相对复杂的电路中仅采用标准LSSD单元来完成整个扫描测试设计是不够的。在经过对LSSD扫描测试原理进行深入研究后,结合某32位RISCCPU中的Cache电路的行为特点,对标准LSSD扫描单元做了重新设计,并获得了较高的测试覆盖率和故障覆盖率。
展开更多
关键词
可测试性设计
扫描测试
扫描单元
电平敏感型扫描设计
高速缓存
下载PDF
职称材料
题名
基于LSSD的Cache电路的扫描测试设计
1
作者
严玉峰
张盛兵
林雄鑫
丁黄胜
机构
西北工业大学软件与微电子学院
苏州国芯科技有限公司
出处
《计算机工程与设计》
CSCD
北大核心
2007年第4期876-878,共3页
文摘
在扫描测试设计时,因电路行为的不同需采用不同的扫描单元,LSSD(level-sensitive scan design)正是一种非常适合于电平敏感型电路的扫描单元,但在时钟控制相对复杂的电路中仅采用标准LSSD单元来完成整个扫描测试设计是不够的。在经过对LSSD扫描测试原理进行深入研究后,结合某32位RISCCPU中的Cache电路的行为特点,对标准LSSD扫描单元做了重新设计,并获得了较高的测试覆盖率和故障覆盖率。
关键词
可测试性设计
扫描测试
扫描单元
电平敏感型扫描设计
高速缓存
Keywords
DFT
fulls can
scan cell
LSSD
cache
分类号
TP302.2 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于LSSD的Cache电路的扫描测试设计
严玉峰
张盛兵
林雄鑫
丁黄胜
《计算机工程与设计》
CSCD
北大核心
2007
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部