期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于Innovus提升芯片性能的物理实现方法
被引量:
3
1
作者
边少鲜
David He
+3 位作者
栾晓琨
蒋剑锋
翟飞雪
蔡准
《电子技术应用》
2019年第8期48-52,60,共6页
对于规模日益增大,工作频率不断增加的高性能芯片设计,性能一直是物理设计的重点和难点。缓冲器的插入是为了最小化信号线延时,进而优化时序,提升性能。描述了使用CadenceInnovus工具建立物理设计流程,减少各步骤间的偏差。同时在此流...
对于规模日益增大,工作频率不断增加的高性能芯片设计,性能一直是物理设计的重点和难点。缓冲器的插入是为了最小化信号线延时,进而优化时序,提升性能。描述了使用CadenceInnovus工具建立物理设计流程,减少各步骤间的偏差。同时在此流程的基础上提出二次布局优化方法,在16nm下,通过一个高性能芯片设计验证了该流程与方法,实例结果表明,设计性能得到很大改善,其中时序优化达85.07%,该流程及方法可有效提升高性能芯片性能。
展开更多
关键词
Innovus
物理实现
二次布局优化
下载PDF
职称材料
Innovus机器学习在高性能CPU设计中的应用
被引量:
1
2
作者
边少鲜
Micheal Feng
+3 位作者
David Yue
栾晓琨
蔡准
蒋剑锋
《电子技术应用》
2020年第8期54-59,63,共7页
高性能芯片设计在7 nm及更高级的工艺节点上,设计规模更大、频率更高、设计数据和可变性更复杂,物理设计难度增大。机器学习在多领域均获得成功应用,复杂的芯片设计是应用机器学习的一个很好的领域。Cadence将机器学习算法内置到Innovu...
高性能芯片设计在7 nm及更高级的工艺节点上,设计规模更大、频率更高、设计数据和可变性更复杂,物理设计难度增大。机器学习在多领域均获得成功应用,复杂的芯片设计是应用机器学习的一个很好的领域。Cadence将机器学习算法内置到Innovus工具中,通过对芯片设计数据进行学习建模,建立机器学习模型,从而提升芯片性能表现。建立了一个应用机器学习优化延时的物理流程来提升芯片设计性能。详细讨论分析了分别对单元延时、线延时、单元和线延时进行优化对设计的影响,进而找到一个较好的延时优化方案。最后利用另一款设计难度更大,性能要求更高的模块从时序、功耗、线长等方面较为全面地分析验证设计方案的合理性。
展开更多
关键词
机器学习
Innovus
芯片设计
物理设计
下载PDF
职称材料
题名
基于Innovus提升芯片性能的物理实现方法
被引量:
3
1
作者
边少鲜
David He
栾晓琨
蒋剑锋
翟飞雪
蔡准
机构
天津飞腾信息技术有限公司
上海楷登电子科技有限公司
出处
《电子技术应用》
2019年第8期48-52,60,共6页
文摘
对于规模日益增大,工作频率不断增加的高性能芯片设计,性能一直是物理设计的重点和难点。缓冲器的插入是为了最小化信号线延时,进而优化时序,提升性能。描述了使用CadenceInnovus工具建立物理设计流程,减少各步骤间的偏差。同时在此流程的基础上提出二次布局优化方法,在16nm下,通过一个高性能芯片设计验证了该流程与方法,实例结果表明,设计性能得到很大改善,其中时序优化达85.07%,该流程及方法可有效提升高性能芯片性能。
关键词
Innovus
物理实现
二次布局优化
Keywords
Innovus
physical implementation
secondary placement optimization
分类号
TN402 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
Innovus机器学习在高性能CPU设计中的应用
被引量:
1
2
作者
边少鲜
Micheal Feng
David Yue
栾晓琨
蔡准
蒋剑锋
机构
天津飞腾信息技术有限公司
上海楷登电子科技有限公司
出处
《电子技术应用》
2020年第8期54-59,63,共7页
基金
核高基(2017ZX01028-103-002)。
文摘
高性能芯片设计在7 nm及更高级的工艺节点上,设计规模更大、频率更高、设计数据和可变性更复杂,物理设计难度增大。机器学习在多领域均获得成功应用,复杂的芯片设计是应用机器学习的一个很好的领域。Cadence将机器学习算法内置到Innovus工具中,通过对芯片设计数据进行学习建模,建立机器学习模型,从而提升芯片性能表现。建立了一个应用机器学习优化延时的物理流程来提升芯片设计性能。详细讨论分析了分别对单元延时、线延时、单元和线延时进行优化对设计的影响,进而找到一个较好的延时优化方案。最后利用另一款设计难度更大,性能要求更高的模块从时序、功耗、线长等方面较为全面地分析验证设计方案的合理性。
关键词
机器学习
Innovus
芯片设计
物理设计
Keywords
machine learning
Innovus
chip design
physical design
分类号
TN402 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于Innovus提升芯片性能的物理实现方法
边少鲜
David He
栾晓琨
蒋剑锋
翟飞雪
蔡准
《电子技术应用》
2019
3
下载PDF
职称材料
2
Innovus机器学习在高性能CPU设计中的应用
边少鲜
Micheal Feng
David Yue
栾晓琨
蔡准
蒋剑锋
《电子技术应用》
2020
1
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部