本文介绍以 TRON 规范为基础的32位通用微处理器的芯片结构。文章对二种类型的结构的指令方式,高级指令,寻址方式,存贮器管理和 EIT(异常,中断和陷阱)处理以及它们的基本设计思想作了简要的论述。文章讨论了以不同的TRON 子方案设计的...本文介绍以 TRON 规范为基础的32位通用微处理器的芯片结构。文章对二种类型的结构的指令方式,高级指令,寻址方式,存贮器管理和 EIT(异常,中断和陷阱)处理以及它们的基本设计思想作了简要的论述。文章讨论了以不同的TRON 子方案设计的操作系统,还讨论了实现以 TRON 规范为基础的32位微处理器所涉及的一些技术问题。展开更多
一、前言32位微处理器68020具有计算功能极强,速度快等特点,这也带来了与子系统接口的复杂性。尤其是 CPU 主存贮器(DRAM)阵列之间的接口,往往需要很多的外部支持电路,而且还要花费很大的精力去处理好 CPU 与主存贮器之间的时序配合问...一、前言32位微处理器68020具有计算功能极强,速度快等特点,这也带来了与子系统接口的复杂性。尤其是 CPU 主存贮器(DRAM)阵列之间的接口,往往需要很多的外部支持电路,而且还要花费很大的精力去处理好 CPU 与主存贮器之间的时序配合问题。如采用普通的 MSI/LSI 逻辑电路构成的支持电路,不仅占用了系统板上的大部分空间,而且接口之间的时序很难达到设计要求,从而大大降低了系统的性能。展开更多
一、前言80386 32位微处理器可与静态 RAM(SRAM)、动态 RAM(DRAM)和高速缓冲存贮系统进行接口。由于 DRAM 存贮器在访问和周期刷新之间需要预充时间,所以 DRAM 存贮器的数据传送速度往往要低于 SRAM 存贮器。然而 DRAM 存贮器具有以低...一、前言80386 32位微处理器可与静态 RAM(SRAM)、动态 RAM(DRAM)和高速缓冲存贮系统进行接口。由于 DRAM 存贮器在访问和周期刷新之间需要预充时间,所以 DRAM 存贮器的数据传送速度往往要低于 SRAM 存贮器。然而 DRAM 存贮器具有以低价格构成大容量存贮系统的特点,因而得到了广泛的应用。展开更多
文摘本文介绍以 TRON 规范为基础的32位通用微处理器的芯片结构。文章对二种类型的结构的指令方式,高级指令,寻址方式,存贮器管理和 EIT(异常,中断和陷阱)处理以及它们的基本设计思想作了简要的论述。文章讨论了以不同的TRON 子方案设计的操作系统,还讨论了实现以 TRON 规范为基础的32位微处理器所涉及的一些技术问题。
文摘一、前言32位微处理器68020具有计算功能极强,速度快等特点,这也带来了与子系统接口的复杂性。尤其是 CPU 主存贮器(DRAM)阵列之间的接口,往往需要很多的外部支持电路,而且还要花费很大的精力去处理好 CPU 与主存贮器之间的时序配合问题。如采用普通的 MSI/LSI 逻辑电路构成的支持电路,不仅占用了系统板上的大部分空间,而且接口之间的时序很难达到设计要求,从而大大降低了系统的性能。
文摘一、前言80386 32位微处理器可与静态 RAM(SRAM)、动态 RAM(DRAM)和高速缓冲存贮系统进行接口。由于 DRAM 存贮器在访问和周期刷新之间需要预充时间,所以 DRAM 存贮器的数据传送速度往往要低于 SRAM 存贮器。然而 DRAM 存贮器具有以低价格构成大容量存贮系统的特点,因而得到了广泛的应用。