期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
DSP数字交流调速系统的硬件设计 被引量:6
1
作者 孙冠先 熊恋学 张峰 《电气传动》 北大核心 2002年第1期10-13,共4页
交流电机调速系统正向数字化方向发展。一般的微控制器缺乏进行复杂计算 (如矢量运算 )的能力 ,而 3 2位微处理器相对又较昂贵 ,3 2位数字信号处理器 DSP由于其运算速度快 ,性能价格比高 ,效能超出其他计算机处理器 10~ 5 0倍 ,这使得... 交流电机调速系统正向数字化方向发展。一般的微控制器缺乏进行复杂计算 (如矢量运算 )的能力 ,而 3 2位微处理器相对又较昂贵 ,3 2位数字信号处理器 DSP由于其运算速度快 ,性能价格比高 ,效能超出其他计算机处理器 10~ 5 0倍 ,这使得交流调速系统的性能和精度更优于传统的交流调速系统。论文讨论了高速DSP在交流调速系统中的外部硬件设计。 展开更多
关键词 DSP 数字交流调速系统 硬件设计 数字信号处理器 模数转换 交流电机
下载PDF
Hardware-Software Co-implementation of H.264 Decoder in SoC
2
作者 杨宇红 张文军 +1 位作者 熊恋学 饶振宁 《Journal of Shanghai Jiaotong university(Science)》 EI 2006年第3期335-339,共5页
With the increasing demand for flexible and efficient implementation of image and video processing algorithms, there should be a good tradeoff between hardware and software design method. This paper utilized the HW-SW... With the increasing demand for flexible and efficient implementation of image and video processing algorithms, there should be a good tradeoff between hardware and software design method. This paper utilized the HW-SW codesign method to implement the H.264 decoder in an SoC with an ARM core, a multimedia processor and a deblocking filter coprocessor. For the parallel processing features of the multimedia processor, clock cycles of decoding process can be dramatically reduced. And the hardware dedicated deblocking filter coprocessor can improve the efficiency a lot. With maximum clock frequency of 150 MHz, the whole system can achieve real time processing speed and flexibility. 展开更多
关键词 HW-SW co-implementation single instruction multiple data (SIMD) multimedia processor H.264 decoder COPROCESSOR
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部