-
题名一种高效RS编解码器的FPGA实现
被引量:2
- 1
-
-
作者
李晓飞
牟崧友
-
机构
南京邮电大学通信与信息工程学院
-
出处
《电视技术》
北大核心
2008年第12期32-34,45,共4页
-
文摘
提出了一种实现复杂度低、高效率的RS(204,188)编解码器的FPGA实现电路。整个FPGA设计分为RS编码器、Horner准则的伴随式计算、改进的BM算法、Chien搜索求根和Forney算法求差错幅值等5个模块,同时,总体电路采用了pipeline结构,有效提高了译码速率。选用Xilinx公司的Spartan3E系列XC3S500E芯片,译码时延242个时钟周期,使用FPGA资源186000门,译码性能与理论值一致,已用于特定无线图像传输系统。
-
关键词
Reed—Solomon码
现场可编程门阵列
改进BM算法
Chien搜索
Forney算法
-
Keywords
Reed-Solomon code
FPGA
improved BM algorithm
Chien search
Forney algorithm
-
分类号
TN762
[电子电信—电路与系统]
-
-
题名卷积码编码器和Viterbi译码器的FPGA实现
被引量:3
- 2
-
-
作者
牟崧友
-
机构
南京邮电大学
-
出处
《电子工程师》
2008年第8期21-24,共4页
-
文摘
Viterbi译码是对卷积码的一种最大似然译码算法。主要介绍卷积码的Viterbi译码器的FPGA(现场可编程门阵列)实现方案。根据卷积码的特点,设计了用寄存器交换法存储幸存路径的模块,充分利用FPGA触发器资源丰富的优点。同时,为使系统在保持同等性能条件下可以高效率实现,对Viterbi译码实现中的数据溢出和输出判决部分进行了优化,处理的结果使得系统的性能和效率都有提高。本设计已基于FPGA实现,译码速度快、延时小。
-
关键词
卷积编码
VITERBI算法
FPGA
寄存器交换法
-
Keywords
RSC
Viterbi algorithm
FPGA
register exchange method
-
分类号
TN911.22
[电子电信—通信与信息系统]
-