期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
快速一维DCT变换核的VLSI实现 被引量:2
1
作者 牟澄宇 高德远 +1 位作者 樊晓桠 王国裕 《数据采集与处理》 CSCD 2000年第1期51-55,共5页
提出并实现了一维 DCT变换核的一种高性能的 VL SI结构。通过分解 DCT变换为 SFDCT和比例变换两个部分 ,实际采用的快速一维 DCT变换总共需要 5次常数乘法和 2 9次加减法。根据算法安排了数据的输入顺序 ,设计了数据通路、高速的常数乘... 提出并实现了一维 DCT变换核的一种高性能的 VL SI结构。通过分解 DCT变换为 SFDCT和比例变换两个部分 ,实际采用的快速一维 DCT变换总共需要 5次常数乘法和 2 9次加减法。根据算法安排了数据的输入顺序 ,设计了数据通路、高速的常数乘法器、控制电路 ,用 VHDL语言完成了整个设计并进行了仿真和在 1.0 μm COMS库上的综合 ,电路面积约为 340 0等效门。 展开更多
关键词 数据压缩 VLSI DCT变换核 图像处理
下载PDF
NRS FPU中浮点乘、除运算的合并设计 被引量:2
2
作者 王迎春 高德远 +1 位作者 樊晓桠 牟澄宇 《计算机研究与发展》 EI CSCD 北大核心 2000年第3期313-318,共6页
NRS FPU是西北工业大学航空微电子中心研制的具有自主版权的协处理器.文中面向嵌入式应用描述了 NRS FPU通用路径下浮点乘、除的合并设计.主要讨论了迭代计数器、除索引寄存器与乘数寄存器的合用、BOOTH译码逻辑与... NRS FPU是西北工业大学航空微电子中心研制的具有自主版权的协处理器.文中面向嵌入式应用描述了 NRS FPU通用路径下浮点乘、除的合并设计.主要讨论了迭代计数器、除索引寄存器与乘数寄存器的合用、BOOTH译码逻辑与除法的查找表结合、以及数据缩放与移位部件的共用.并结合具体实现,对浮点除算法中实现较复杂的商位产生算法进行了改进.与其它几种常见的处理器比较显示,NRS FPU规模小、速度高,是嵌入式应用的最佳选择. 展开更多
关键词 BOOTH 浮点处理器 FPU 浮点运算 设计
下载PDF
基于IP的系统设计方法和实例
3
作者 牟澄宇 高德远 《西北工业大学学报》 EI CAS CSCD 北大核心 1999年第B12期151-154,共4页
介绍了基于IP(Intellectual Property)的片上系统设计技术的成功实例,通过使用具有自主版权的与8031兼容的IP软核和8155IP软核对某型飞控系统进行了集成。分析了在系统构建、系统仿真、系统综合和对IP的裁剪过程中应用IP的方法和影... 介绍了基于IP(Intellectual Property)的片上系统设计技术的成功实例,通过使用具有自主版权的与8031兼容的IP软核和8155IP软核对某型飞控系统进行了集成。分析了在系统构建、系统仿真、系统综合和对IP的裁剪过程中应用IP的方法和影响,并给出了综合后的性能指标,IP的可重用性和可裁剪性极大地缩短了设计时间,证明了应用IP是一种有效的提高设计效率的手段。 展开更多
关键词 IP 片上系统 微控制器 飞行控制系统 系统设计 系统仿真 集成电路
下载PDF
可编程中断控制器的IP设计
4
作者 杨波 高德远 牟澄宇 《小型微型计算机系统》 CSCD 北大核心 2000年第9期1006-1008,共3页
IP作为新的设计方向 ,对于实现片上系统提供了必要基础 .建立 IP库将为今后的设计节省大量时间和资金 .成功地完成 8位 PIC的 IP设计对于这方面的探索有着重要意义 .本文介绍了数字电路的控制通路和数据通路设计 ,电路的功能仿真 ,综合 ... IP作为新的设计方向 ,对于实现片上系统提供了必要基础 .建立 IP库将为今后的设计节省大量时间和资金 .成功地完成 8位 PIC的 IP设计对于这方面的探索有着重要意义 .本文介绍了数字电路的控制通路和数据通路设计 ,电路的功能仿真 ,综合 ,后仿真等过程 .本设计的结果表明 。 展开更多
关键词 IP 系统级设计 可编程中断控制器 数字电路
下载PDF
可编程逻辑器件的VHDL设计
5
作者 王巍 高德远 牟澄宇 《航空电子技术》 北大核心 1999年第1期16-20,共5页
新型的可编程逻辑器件(PLD)已经显著改变了数字系统的设计过程,且超高速集成电路硬件描述语言(VHDL)在设计流程中的作用也日益显著。简要讨论在PLD的VHDL设计中的一些注意事项,以期提高VHDL编码的效率和精确度。
关键词 可编程 逻辑器件 硬件描述语言 VHDL 设计
下载PDF
FCT6芯片的内建自测试方法 被引量:1
6
作者 王巍 高德远 +2 位作者 牟澄宇 张盛兵 樊晓桠 《西北工业大学学报》 EI CAS CSCD 北大核心 2000年第3期352-356,共5页
FCT6芯片是一个集成了 Intel80 31微处理器及一些外围电路的嵌入式微控制器 ,它的集成度和复杂度高 ,又有嵌入式 RAM部件 ,而且芯片管脚数相对较少 ,必须要有一定的可测试性设计来简化测试代码 ,提高故障覆盖率。简要讨论了 FCT6芯片的... FCT6芯片是一个集成了 Intel80 31微处理器及一些外围电路的嵌入式微控制器 ,它的集成度和复杂度高 ,又有嵌入式 RAM部件 ,而且芯片管脚数相对较少 ,必须要有一定的可测试性设计来简化测试代码 ,提高故障覆盖率。简要讨论了 FCT6芯片的以自测试为核心的可测试性设计框架 ,着重介绍了内建自测试的设计与实现 ,即 :芯片中控制器 PLA和内嵌 RAM结构的内建自测试设计。测试代码开发过程中的仿真结果表明 ,这些可测试性设计大大缩短了测试代码的长度 ,并保证了满意的故障覆盖率。 展开更多
关键词 内建自测试 微处理器 测试 故障仿真 FCT6芯片
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部