为了适应未来嵌入式快速发展的要求,提出了一种基于Xilinx FPGA利用片上可编程系统(system on a program-mable chip,SOPC)技术实现大量数据的CF卡(compact flash)存储以及使用轻型IP协议(light weight IP,LwIP)进行数据传输的方法。对...为了适应未来嵌入式快速发展的要求,提出了一种基于Xilinx FPGA利用片上可编程系统(system on a program-mable chip,SOPC)技术实现大量数据的CF卡(compact flash)存储以及使用轻型IP协议(light weight IP,LwIP)进行数据传输的方法。对整个系统的硬件结构,Xilinx SOPC开发工具、流程和采用的关键技术进行了介绍。在此基础上应用Xilinx的嵌入式开发套件,以Xilinx公司提供的知识产权(intellectual property,IP)核为基础,搭建了一个SOPC平台。通过将CF卡、LwIP协议应用于软件设计中,实现了驱动程序和应用程序的开发,并通过与上位机进行通信测试,测试结果表明了该设计的可行性和有效性。展开更多
针对信道资源有限的高级数据链路控制(High Level Data Link Control,HDLC)通信,提出了一种零开销的带内管控技术。该技术采用输入输出异步缓存、高频管控帧插入、高可靠管控帧提取的方式,构建带内管控数据通道,实现了对HDLC帧数据的零...针对信道资源有限的高级数据链路控制(High Level Data Link Control,HDLC)通信,提出了一种零开销的带内管控技术。该技术采用输入输出异步缓存、高频管控帧插入、高可靠管控帧提取的方式,构建带内管控数据通道,实现了对HDLC帧数据的零开销管控。该技术可有效解决HDLC帧端到端满带宽通信情况下,零开销带内管控的设计难点。最后,给出了基于现场可编辑逻辑门阵列(Field Programmable Gate Array,FPGA)的实现方案和功能仿真验证结果。展开更多
文摘针对信道资源有限的高级数据链路控制(High Level Data Link Control,HDLC)通信,提出了一种零开销的带内管控技术。该技术采用输入输出异步缓存、高频管控帧插入、高可靠管控帧提取的方式,构建带内管控数据通道,实现了对HDLC帧数据的零开销管控。该技术可有效解决HDLC帧端到端满带宽通信情况下,零开销带内管控的设计难点。最后,给出了基于现场可编辑逻辑门阵列(Field Programmable Gate Array,FPGA)的实现方案和功能仿真验证结果。