为了给小型信标模拟器提供甚高频载波,利用锁相环(phase loop lock,PLL)频率合成原理,使用集成锁相频率合成器ADF4360-8设计甚高频(ultra high frequency,UHF)信号源,详述了电路的硬件设计,简要介绍了软件设计。实验结果表明,频率误差小...为了给小型信标模拟器提供甚高频载波,利用锁相环(phase loop lock,PLL)频率合成原理,使用集成锁相频率合成器ADF4360-8设计甚高频(ultra high frequency,UHF)信号源,详述了电路的硬件设计,简要介绍了软件设计。实验结果表明,频率误差小于±0.002%,达到了预期的技术指标。展开更多
文摘为了给小型信标模拟器提供甚高频载波,利用锁相环(phase loop lock,PLL)频率合成原理,使用集成锁相频率合成器ADF4360-8设计甚高频(ultra high frequency,UHF)信号源,详述了电路的硬件设计,简要介绍了软件设计。实验结果表明,频率误差小于±0.002%,达到了预期的技术指标。