期刊文献+
共找到11篇文章
< 1 >
每页显示 20 50 100
长互连链延时功耗建模与基于混合粒子群算法的优化 被引量:2
1
作者 秋小强 杨海钢 +1 位作者 周发标 谢元禄 《电子与信息学报》 EI CSCD 北大核心 2011年第6期1481-1486,共6页
延时和功耗已经成为VLSI两个关键因素,该文提出一种用于综合考虑功耗和延迟的片上寄存器长链设计方法,首先建立由基于Elmore延时模型和综合功耗模型的能量延时积模型。提出一种混合进化粒子群算法,通过引入新的惯性权值算子和混合变异操... 延时和功耗已经成为VLSI两个关键因素,该文提出一种用于综合考虑功耗和延迟的片上寄存器长链设计方法,首先建立由基于Elmore延时模型和综合功耗模型的能量延时积模型。提出一种混合进化粒子群算法,通过引入新的惯性权值算子和混合变异操作,克服了传统算法收敛速度慢,早熟及局部收敛等缺陷,同时采用基准函数对该算法进行测试,验证了算法的有效性。最后,将该算法应用基于最小能量延时积的长链设计中,和最小延时模型相比,该方法所得到的功耗延时积减少26.34%,能量延时积减少18.74%,HSPICE仿真验证了设计方法的有效性。 展开更多
关键词 片上互连 缓冲器 延时 能耗 粒子群算法
下载PDF
非线性延时模型及逻辑门优化设计
2
作者 秋小强 杨海钢 +1 位作者 周发标 谢元禄 《微电子学》 CAS CSCD 北大核心 2011年第6期901-905,共5页
为了解决信号斜率对逻辑门延时的影响,提出一种基于逻辑努力的非线性逻辑门延时模型。模型引入非线性修正因子,该修正因子通过对仿真数据的模拟,由优化算法求得。针对不同的连线负载,提出模型得到的延时与仿真得到的延时误差小于3%。仿... 为了解决信号斜率对逻辑门延时的影响,提出一种基于逻辑努力的非线性逻辑门延时模型。模型引入非线性修正因子,该修正因子通过对仿真数据的模拟,由优化算法求得。针对不同的连线负载,提出模型得到的延时与仿真得到的延时误差小于3%。仿真结果表明,在不同的连线负载下,采用该模型优化设计的译码器延时最小,验证了模型的有效性。 展开更多
关键词 延时模型 逻辑努力 信号斜率 逻辑门 粒子群算法
下载PDF
FPGA测试配置完备性的分析评价方法 被引量:4
3
作者 周发标 杨海钢 +1 位作者 秋小强 王飞 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2011年第10期1672-1679,共8页
测试配置开发是FPGA测试中的重要环节之一,为加快FPGA测试配置开发进程,提出一种基于配置词典的FPGA测试配置分析评价方法.首先建立FPGA基本可编程单元的配置词典,给出其完备测试需要的所有配置码;然后采用模板化的方法分析测试配置,计... 测试配置开发是FPGA测试中的重要环节之一,为加快FPGA测试配置开发进程,提出一种基于配置词典的FPGA测试配置分析评价方法.首先建立FPGA基本可编程单元的配置词典,给出其完备测试需要的所有配置码;然后采用模板化的方法分析测试配置,计算测试配置对配置词典的覆盖率;最后根据计算的覆盖率评价测试配置的完备性.实验结果表明,文中方法能够正确地评价测试配置的完备程度,报告测试配置所有可测和不可测的FPGA资源;与故障仿真方法相比,该方法的时间复杂度从O(kpn2)减少到O(kn′),运行时间从数百小时缩短到几分钟,且运行时间独立于FPGA的阵列规模. 展开更多
关键词 FPGA 测试覆盖率 故障仿真 测试配置
下载PDF
网络处理器高速AES协处理器设计 被引量:1
4
作者 秋小强 蔡觉平 《计算机应用》 CSCD 北大核心 2007年第12期2957-2959,共3页
针对高速网络处理器Gbps的加密要求,提出了一种快速AES加密算法的FPGA实现方案。在存储空间和数据访问时间等方面采用了T盒和分级地址译码,提高了硬件算法的并行度,使加密算法执行速度显著提高。以Xilinx Virtex2系列中的XC2V2000为目... 针对高速网络处理器Gbps的加密要求,提出了一种快速AES加密算法的FPGA实现方案。在存储空间和数据访问时间等方面采用了T盒和分级地址译码,提高了硬件算法的并行度,使加密算法执行速度显著提高。以Xilinx Virtex2系列中的XC2V2000为目标芯片,综合仿真最高频率可达179.6 MHz,最大的数据吞吐量可达22.99Gbps。 展开更多
关键词 高级加密标准 查找表 流水线 现场可编程门阵列
下载PDF
基于扫描链的FPGA可编程逻辑模块测试 被引量:1
5
作者 周发标 杨海钢 +2 位作者 秋小强 李凡阳 王飞 《微电子学与计算机》 CSCD 北大核心 2012年第2期48-53,共6页
随着FPGA规模的不断增大和结构的日益复杂,FPGA的测试也变得越来越困难.由此提出了一种可配置的FPGA芯核扫描链设计,并讨论了基于扫描链的可编程逻辑模块(Configuration Logic Blocks CLB)测试.提出的扫描设计可以通过配置调整扫描链的... 随着FPGA规模的不断增大和结构的日益复杂,FPGA的测试也变得越来越困难.由此提出了一种可配置的FPGA芯核扫描链设计,并讨论了基于扫描链的可编程逻辑模块(Configuration Logic Blocks CLB)测试.提出的扫描设计可以通过配置调整扫描链的构成,从而能够处理多个寄存器故障,且在有寄存器故障发生时,重新配置后能继续用于芯片的测试.基于扫描链的CLB测试,以扫描链中的寄存器作为CLB测试的可控制点和可观测点,降低了对连线资源的需求,可以对所有的CLB并行测试,在故障测试的过程中实现故障CLB的定位,与其它方法相比,所需配置次数减少50%以上. 展开更多
关键词 FPGA CLB 故障测试 测试配置
下载PDF
双端口SRAM抗写干扰结构的优化设计 被引量:1
6
作者 李学瑞 秋小强 刘兴辉 《半导体技术》 CAS 北大核心 2023年第7期617-623,共7页
针对双端口静态随机存储器(SRAM)通常存在写干扰而导致数据写入困难的问题,基于经典位线电平复制技术提出了一种新型的位线电平复制结构。基于SMIC 28 nm CMOS工艺对位线电平复制结构进行设计,通过优化控制逻辑的组合电路,缩短位线电平... 针对双端口静态随机存储器(SRAM)通常存在写干扰而导致数据写入困难的问题,基于经典位线电平复制技术提出了一种新型的位线电平复制结构。基于SMIC 28 nm CMOS工艺对位线电平复制结构进行设计,通过优化控制逻辑的组合电路,缩短位线电平复制操作的开启时间,提高了数据写入SRAM的速度,使设计的SRAM可在更高频率下正常工作,同时降低了动态功耗。仿真结果显示,在0.9 V工作电压下,相对于经典位线电平复制结构,采用新结构设计的SRAM的写入时间缩短了约27.4%,动态功耗降低了约48.1%,抗干扰能力得到显著提升。 展开更多
关键词 双端口静态随机存储器(SRAM) 位线电平复制 写干扰 控制逻辑 数据写入时间
下载PDF
嵌入式存储器空间单粒子效应失效率评估方法研究 被引量:4
7
作者 支天 杨海钢 +3 位作者 蔡刚 秋小强 李天文 王新刚 《电子与信息学报》 EI CSCD 北大核心 2014年第12期3035-3041,共7页
嵌入式存储器易受到空间单粒子效应(Single-Event Effects,SEE)的影响。该文提出了一种单粒子效应失效率评估的方法,包含了单粒子翻转和单粒子瞬态扰动等效应对嵌入式存储器不同电路单元的具体影响,可对不同存储形式、不同容错方法的嵌... 嵌入式存储器易受到空间单粒子效应(Single-Event Effects,SEE)的影响。该文提出了一种单粒子效应失效率评估的方法,包含了单粒子翻转和单粒子瞬态扰动等效应对嵌入式存储器不同电路单元的具体影响,可对不同存储形式、不同容错方法的嵌入式存储器单粒子效应失效率进行定量评估。该文提出的评估方法在中国科学院电子学研究所自主研制的嵌入式可编程存储器试验芯片上得到了验证,地面单粒子模拟实验表明该文方法预测的失效率评估结果与实验测试结果的平均偏差约为10.5%。 展开更多
关键词 片上系统 嵌入式存储器 单粒子效应(SEE) 失效率 评估
下载PDF
嵌入式存储器容错方案可靠性评估 被引量:2
8
作者 支天 杨海钢 +1 位作者 蔡刚 秋小强 《微电子学》 CAS CSCD 北大核心 2015年第2期275-280,共6页
随着工艺节点的不断降低,存储器的软错误率呈指数趋势上升,容错技术已成为存储器设计中的重要环节。依据美国NASA Rosetta实验数据,对错误检纠错码(EDAC:Error Detection and Correction)和不同的在线刷新模式组成的多种容错方案进行可... 随着工艺节点的不断降低,存储器的软错误率呈指数趋势上升,容错技术已成为存储器设计中的重要环节。依据美国NASA Rosetta实验数据,对错误检纠错码(EDAC:Error Detection and Correction)和不同的在线刷新模式组成的多种容错方案进行可靠性建模与量化评估,提出了不同工艺节点下嵌入式存储器容错技术选择的判据方法。在地面单粒子模拟实验中进行验证,结果表明,该方法预测的失效率评估结果与实验测试结果的平均偏差约为10.3%。 展开更多
关键词 可靠性评估 容错技术 嵌入式存储器
下载PDF
含失调补偿的高速灵敏放大器的设计
9
作者 肖世周 贾一平 +1 位作者 杨海钢 秋小强 《电子设计工程》 2022年第24期115-119,124,共6页
灵敏放大器被用于静态随机存储器中数据的读出,该文针对灵敏放大器的灵敏度及响应速度问题,基于锁存器型灵敏放大器结构,通过对电路的失调来源进行推导,提出一种利用线性电流的反馈进行失调补偿的电压型灵敏放大器。该电路采用UMC 65 n... 灵敏放大器被用于静态随机存储器中数据的读出,该文针对灵敏放大器的灵敏度及响应速度问题,基于锁存器型灵敏放大器结构,通过对电路的失调来源进行推导,提出一种利用线性电流的反馈进行失调补偿的电压型灵敏放大器。该电路采用UMC 65 nm工艺,仿真结果表明,改进后电路的灵敏度为50 mV,后仿延时为47 ps,数据读出延时为139.4 ps,功耗延时积为2.006×10^(-24)J·s,且电路的延时、功耗延时积受PVT影响较小。与传统结构的电路相比,灵敏放大器失调电压标准差降低了48.57%,数据读出时总延时为原来的51.42%。 展开更多
关键词 灵敏放大器 失调电压 失调补偿 功耗延时积
下载PDF
浮法玻璃生产中锡石缺陷的形成机理与对策
10
作者 王家华 秋小强 《建筑玻璃与工业玻璃》 2001年第5期14-15,共2页
关键词 浮法玻璃 锡石 缺陷 形成机理 对策 质量
下载PDF
基于RISC V的模块复用SM4密码协处理器的设计
11
作者 王经纶 王海婷 +1 位作者 秋小强 陈逸风 《集成电路与嵌入式系统》 2024年第10期49-55,共7页
针对当前网络数据量大,同时人们对网络数据保密的重视及需求的提高等问题现状,设计并实现了基于蜂鸟E203开源RISC V处理器的SM4密码协处理器。以蜂鸟E203 MCU平台为基础,通过5条自定义扩展指令在蜂鸟E203上扩展了SM4密码协处理器,用户... 针对当前网络数据量大,同时人们对网络数据保密的重视及需求的提高等问题现状,设计并实现了基于蜂鸟E203开源RISC V处理器的SM4密码协处理器。以蜂鸟E203 MCU平台为基础,通过5条自定义扩展指令在蜂鸟E203上扩展了SM4密码协处理器,用户可通过在软件端编写程序代码调用协处理器核进行数据的加解密,与无扩展指令相比,其吞吐率可达153.75倍。同时研究SM4加解密算法,针对密钥扩展和加解密部分重复的算法采用模块复用实现,以减小电路面积。在UMC 28 nm工艺下,SM4加密核综合后面积为7098.8μm^(2),时钟频率最高可达200 MHz,数据吞吐率可达775.758 Mbit/s。SM4协处理器在时钟频率为100 MHz下数据吞吐率可达150.588 Mbit/s。 展开更多
关键词 RISC V SM4 协处理器 硬件加速 指令扩展
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部