期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
深亚微米混合信号全芯片ESD电路设计 被引量:2
1
作者 纪宗江 李冬梅 《半导体技术》 CAS CSCD 北大核心 2009年第5期506-509,共4页
随着CMOS工艺的发展,集成电路元件的尺寸持续减小,芯片的静电放电(ESD)保护设计受到了更大的挑战。从系统的角度出发,采用电压域分别保护后通过隔离器件连接的方法完成了对深亚微米芯片ESD保护系统的设计。设计中分析了传统输出端保护... 随着CMOS工艺的发展,集成电路元件的尺寸持续减小,芯片的静电放电(ESD)保护设计受到了更大的挑战。从系统的角度出发,采用电压域分别保护后通过隔离器件连接的方法完成了对深亚微米芯片ESD保护系统的设计。设计中分析了传统输出端保护可能存在的问题,并采用稳妥的方法对输出端进行了保护。这种架构提高了整个芯片的抗ESD能力,节省了芯片面积,达到了对整个芯片提供全方位ESD保护的目的。设计采用TSMC0.18μm工艺,测试结果验证了该设计的有效性。 展开更多
关键词 静电放电 全芯片 混合信号 输出保护 保持结构
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部