期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于热点行搜索的低功耗数据高速缓存 被引量:1
1
作者 仇径 罗嘉蕙 +1 位作者 项晓燕 陈志坚 《电子学报》 EI CAS CSCD 北大核心 2016年第1期110-114,共5页
针对数据高速缓存短时间内频繁访问连续区段的特征,该文提出了一种基于热点硬件自搜索和历史访问轨迹的数据高速缓存低功耗方法.该方法通过动态搜索热点片段,缓存目标热点行在高速缓存中的位置信息,过滤标签存储器和冗余数据存储器的访... 针对数据高速缓存短时间内频繁访问连续区段的特征,该文提出了一种基于热点硬件自搜索和历史访问轨迹的数据高速缓存低功耗方法.该方法通过动态搜索热点片段,缓存目标热点行在高速缓存中的位置信息,过滤标签存储器和冗余数据存储器的访问.运行EEMBC测试基准的实验结果表明,与基于MRU(Most Recently Used)的路预测方法相比,该方法 Cache的动态功耗可降低30.77%,性能提升26.21%. 展开更多
关键词 低功耗 过滤访问 热点行搜索
下载PDF
编码精度自调节的心电压缩ASIC
2
作者 徐焕章 罗嘉蕙 陈志坚 《传感器与微系统》 CSCD 2018年第9期98-100,104,共4页
针对编码精度固定导致不同样本压缩率不稳定的问题,提出了一种基于5/3提升小波的编码精度自调节的心电(ECG)信号压缩专用集成电路(ASIC)。根据ECG信号的抖动程度动态自调节编码精度,将压缩率稳定在较高水平。通过逆向扫描避免了嵌入式... 针对编码精度固定导致不同样本压缩率不稳定的问题,提出了一种基于5/3提升小波的编码精度自调节的心电(ECG)信号压缩专用集成电路(ASIC)。根据ECG信号的抖动程度动态自调节编码精度,将压缩率稳定在较高水平。通过逆向扫描避免了嵌入式零树小波(EZW)编码中的递归运算,降低电路复杂度。设计的电路在压缩率为23. 91情况下仅有3. 86%失真度。在40 nm CMOS工艺下,ASIC实现仅有9 885个等效门,在1. 1V的供电电压下,功耗仅为7. 11μW。 展开更多
关键词 提升小波变换 嵌入式零树小波编码 精度自调节 逆向扫描 低功耗
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部