期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
3
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种用于体域网接收机的多路缓冲器设计
1
作者
韩泽浩
蒋大海
+4 位作者
李政
单强
魏子辉
肖津津
黄水龙
《微电子学》
CAS
北大核心
2024年第3期395-403,共9页
设计了一种基于0.35μm CMOS工艺的多通道缓冲器电路,该电路可用于多路接收机中的输出级,以改善输出级的驱动能力。为了应对多路接收机输出端多路缓冲器的设计需求,电路以多个缓冲器为核心,结合多级寄存器、开关阵列,使芯片具备可编程...
设计了一种基于0.35μm CMOS工艺的多通道缓冲器电路,该电路可用于多路接收机中的输出级,以改善输出级的驱动能力。为了应对多路接收机输出端多路缓冲器的设计需求,电路以多个缓冲器为核心,结合多级寄存器、开关阵列,使芯片具备可编程功能。该电路利用多级寄存器每一级的控制信号,实现了在传输过程中通道、缓冲器的切换,控制信号可以采用串行、并行两种传输方式写入。电路的测试结果表明,芯片具备串行、并行两种指令写入方式的功能,缓冲器的-3 dB带宽达到36 MHz,压摆率达到330 V/μs。
展开更多
关键词
开关阵列
CMOS工艺
缓冲器
体域网
下载PDF
职称材料
遵义市坚守两条底线 实现全面小康路径研究
2
作者
遵义市全面小康办课题组
宋晓路
+6 位作者
龚永育
程劲松
白天人
郭苏虹
李进
林丹
肖津津
《理论与当代》
2016年第2期23-30,共8页
守住发展与生态两条底线,是贵州与全国同步建成全面小康社会的根本保证,也是习近平总书记对贵州工作的明确要求。小康全面不全面,生态环境质量很关键。面对贫困落后的发展现状和脆弱的生态环境,遵义要在全省提前两年率先建成全面小...
守住发展与生态两条底线,是贵州与全国同步建成全面小康社会的根本保证,也是习近平总书记对贵州工作的明确要求。小康全面不全面,生态环境质量很关键。面对贫困落后的发展现状和脆弱的生态环境,遵义要在全省提前两年率先建成全面小康社会,缩小与全国的差距,摆脱“欠发达”的困境,必须深入贯彻落实加速发展、加快转型、推动跨越主基调,同时要大力弘扬生态文化,把经济发展和环境保护紧密联系起来,切实做到既要金山银山,也要守住绿水青山。
展开更多
关键词
全面小康社会
遵义市
生态环境质量
路径
加速发展
生态文化
环境保护
经济发展
下载PDF
职称材料
基于SMIC40nm CMOS工艺的整数分频器
被引量:
2
3
作者
肖津津
曾昭
黄水龙
《电子技术(上海)》
2013年第3期58-61,共4页
设计了一种基于除2/除3级联技术的可编程整数分频器。通过对其结构上的修改,明显扩大了分频比范围。同时利用在高频段采用电流模式逻辑(CML)结构和在低频段采用改进的真单相时钟(TSPC)结构进行分频,提高了分频器的工作频率。最后,基于SM...
设计了一种基于除2/除3级联技术的可编程整数分频器。通过对其结构上的修改,明显扩大了分频比范围。同时利用在高频段采用电流模式逻辑(CML)结构和在低频段采用改进的真单相时钟(TSPC)结构进行分频,提高了分频器的工作频率。最后,基于SMIC40nm CMOS工艺,采用Cadence Spectre工具进行仿真,该分频器能够在16~127的分频比范围内对频率范围为0.5~5GHz的输入信号进行正确分频,其版图面积为107×275μm。
展开更多
关键词
锁相环
整数分频
CADENCE
SMIC40nm
CMOS工艺
原文传递
题名
一种用于体域网接收机的多路缓冲器设计
1
作者
韩泽浩
蒋大海
李政
单强
魏子辉
肖津津
黄水龙
机构
中国科学院微电子研究所新一代通信射频芯片技术北京市重点实验室
中国科学院大学
出处
《微电子学》
CAS
北大核心
2024年第3期395-403,共9页
基金
国家重点研发计划资助项目(2019YFB2204500)。
文摘
设计了一种基于0.35μm CMOS工艺的多通道缓冲器电路,该电路可用于多路接收机中的输出级,以改善输出级的驱动能力。为了应对多路接收机输出端多路缓冲器的设计需求,电路以多个缓冲器为核心,结合多级寄存器、开关阵列,使芯片具备可编程功能。该电路利用多级寄存器每一级的控制信号,实现了在传输过程中通道、缓冲器的切换,控制信号可以采用串行、并行两种传输方式写入。电路的测试结果表明,芯片具备串行、并行两种指令写入方式的功能,缓冲器的-3 dB带宽达到36 MHz,压摆率达到330 V/μs。
关键词
开关阵列
CMOS工艺
缓冲器
体域网
Keywords
switch matrix
CMOS technology
buffer
body area network
分类号
TN432 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
遵义市坚守两条底线 实现全面小康路径研究
2
作者
遵义市全面小康办课题组
宋晓路
龚永育
程劲松
白天人
郭苏虹
李进
林丹
肖津津
出处
《理论与当代》
2016年第2期23-30,共8页
文摘
守住发展与生态两条底线,是贵州与全国同步建成全面小康社会的根本保证,也是习近平总书记对贵州工作的明确要求。小康全面不全面,生态环境质量很关键。面对贫困落后的发展现状和脆弱的生态环境,遵义要在全省提前两年率先建成全面小康社会,缩小与全国的差距,摆脱“欠发达”的困境,必须深入贯彻落实加速发展、加快转型、推动跨越主基调,同时要大力弘扬生态文化,把经济发展和环境保护紧密联系起来,切实做到既要金山银山,也要守住绿水青山。
关键词
全面小康社会
遵义市
生态环境质量
路径
加速发展
生态文化
环境保护
经济发展
分类号
D67 [政治法律—中外政治制度]
F127 [经济管理—世界经济]
下载PDF
职称材料
题名
基于SMIC40nm CMOS工艺的整数分频器
被引量:
2
3
作者
肖津津
曾昭
黄水龙
机构
长沙理工大学电气与信息工程学院
中科院微电子研究所射频集成电路室
出处
《电子技术(上海)》
2013年第3期58-61,共4页
文摘
设计了一种基于除2/除3级联技术的可编程整数分频器。通过对其结构上的修改,明显扩大了分频比范围。同时利用在高频段采用电流模式逻辑(CML)结构和在低频段采用改进的真单相时钟(TSPC)结构进行分频,提高了分频器的工作频率。最后,基于SMIC40nm CMOS工艺,采用Cadence Spectre工具进行仿真,该分频器能够在16~127的分频比范围内对频率范围为0.5~5GHz的输入信号进行正确分频,其版图面积为107×275μm。
关键词
锁相环
整数分频
CADENCE
SMIC40nm
CMOS工艺
Keywords
PLL
integer frequency divider
Cadence
SMIC40nm CMOS process
分类号
TN929.11 [电子电信—通信与信息系统]
原文传递
题名
作者
出处
发文年
被引量
操作
1
一种用于体域网接收机的多路缓冲器设计
韩泽浩
蒋大海
李政
单强
魏子辉
肖津津
黄水龙
《微电子学》
CAS
北大核心
2024
0
下载PDF
职称材料
2
遵义市坚守两条底线 实现全面小康路径研究
遵义市全面小康办课题组
宋晓路
龚永育
程劲松
白天人
郭苏虹
李进
林丹
肖津津
《理论与当代》
2016
0
下载PDF
职称材料
3
基于SMIC40nm CMOS工艺的整数分频器
肖津津
曾昭
黄水龙
《电子技术(上海)》
2013
2
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部