期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于∑-ΔADC的低功耗运算放大器设计 被引量:2
1
作者 艾万朋 黄鲁 王建设 《半导体技术》 CAS CSCD 北大核心 2007年第5期433-435,共3页
介绍了一种用于∑-ΔADC的低功耗运算放大器电路。该电路采用全差分折叠-共源共栅结构,采用0.35μm CMOS工艺实现,工作于3 V电源电压。仿真结果表明,该电路的动态范围为80 dB、直流增益68 dB、单位增益带宽6.8 MHz、功耗仅为87.5μW,适... 介绍了一种用于∑-ΔADC的低功耗运算放大器电路。该电路采用全差分折叠-共源共栅结构,采用0.35μm CMOS工艺实现,工作于3 V电源电压。仿真结果表明,该电路的动态范围为80 dB、直流增益68 dB、单位增益带宽6.8 MHz、功耗仅为87.5μW,适用于∑-ΔADC。 展开更多
关键词 ∑-△模数转换器 互补金属氧化物半导体 运算放大器 折叠-共源共栅
下载PDF
一种用于DRSSADC电路的积分器设计
2
作者 王建设 黄鲁 艾万朋 《微电子学与计算机》 CSCD 北大核心 2007年第7期139-141,共3页
介绍了一种用于DRSSADC(dual-ramp-single-slop analog to digital converter)电路的积分器设计,该积分器电路采用全差分结构,主要包含了折叠共源共栅运算放大器和改进型开关电路。在分析积分器原理的基础上,主要讲述了改进型开关电路... 介绍了一种用于DRSSADC(dual-ramp-single-slop analog to digital converter)电路的积分器设计,该积分器电路采用全差分结构,主要包含了折叠共源共栅运算放大器和改进型开关电路。在分析积分器原理的基础上,主要讲述了改进型开关电路和折叠共源共栅运算放大器的设计。在0.35μm CMOS工艺下,3V电源电压,对折叠共源共栅运算放大器进行了HSPICE仿真。仿真结果表明,该电路的直流增益64.5dB、单位增益带宽7MHz,相位裕度85°,功耗仅为87.5μW,适用于DRSSADC。 展开更多
关键词 DRSSADC 积分器 运算放大器 折叠共源共栅
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部