期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于NIOS Ⅱ软核的数字频率计实现 被引量:1
1
作者 吴军 沈珊瑚 芦浩宇 《杭州师范大学学报(自然科学版)》 CAS 2016年第5期549-555,共7页
本文利用Cyclone IV E系列FPGA芯片内部资源及NIOS Ⅱ软核设计完成一款等精度数字频率计,其测频功能利用Verilog语言实现,对测频模块得到的各项数据利用C语言编程实现,并通过实时运算将数据传送给液晶模块.本设计具有测量带宽大、实现... 本文利用Cyclone IV E系列FPGA芯片内部资源及NIOS Ⅱ软核设计完成一款等精度数字频率计,其测频功能利用Verilog语言实现,对测频模块得到的各项数据利用C语言编程实现,并通过实时运算将数据传送给液晶模块.本设计具有测量带宽大、实现面积小、数据传输可靠稳定等特点,并且由于各部分相互独立,两两之间不相互依赖,系统灵活高效. 展开更多
关键词 NIOS II软核 FPGA SOPC 数字频率计
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部