-
题名JTIDS传输符号产生模块的FPGA设计
被引量:2
- 1
-
-
作者
牛强军
莫新康
赵文俊
宋家友
-
机构
空军第一航空学院航空电子工程系
郑州大学信息工程学院
-
出处
《电讯技术》
北大核心
2010年第12期43-47,共5页
-
基金
空军科研计划资助项目(KJ2010218)~~
-
文摘
根据公开的关于Link16数据链的信息标准并结合对战术数据链的具体要求,设计了一种JTIDS传输符号产生模块,该模块包含RS编码、交织、CCSK软扩频、CCSK码字加密等若干子模块。首先介绍了Link16数据链传输符号的产生原理,对其各个子处理模块进行了设计并提出了硬件实现方案,然后在Quartus Ⅱ环境下选择Cyclone Ⅱ系列的EP2C8Q208C8 FPGA芯片进行了JTIDS传输符号产生模块的系统级综合与仿真,并在该芯片的开发板上进行了验证,硬件成品可用于JTIDS终端功能测试与评估等多种场合。
-
关键词
联合战术信息分发系统
战术数据链
RS编码
循环码移位键控
伪随机序列
-
Keywords
joint tactical information distribution system(JTIDS)
tactical data link (TDL)
RS encoding
cyclic code shift keying(CCSK)
pseudorandom sequence
-
分类号
TN919.3
[电子电信—通信与信息系统]
TN919.4
[电子电信—通信与信息系统]
-
-
题名JTIDS消息字还原模块的FPGA设计
被引量:1
- 2
-
-
作者
宋家友
莫新康
牛强军
-
机构
郑州大学信息工程学院
空军第一航空学院
-
出处
《火力与指挥控制》
CSCD
北大核心
2012年第5期152-155,共4页
-
基金
空军科研计划基金资助项目(KJ2010218)
-
文摘
根据公开的关于Link16数据链的信息标准并结合我军对战术数据链的具体要求,设计了一种JTIDS终端消息字还原模块,该模块包含CCSK码字解密,CCSK译码,解交织,RS译码等一系列基带数据处理过程。首先介绍了Link16数据链消息字还原模块的原理,对其各个子处理模块进行了设计并提出了硬件实现方案,然后在Quartus II环境下选择Cyclone II系列的EP2C8Q208C8 FPGA芯片进行了JTIDS消息字还原模块的系统级综合与仿真,并在该芯片的开发板上进行了验证,硬件成品可用于JTIDS终端功能测试与评估等多种场合。
-
关键词
可编程逻辑门阵列
联合战术信息分发系统
RS译码
循环码移位键控
伪随机序列
-
Keywords
FPGA,Joint Tactical Information Distribution System(JTIDS), RS decoding,Cyclic CodeShift Keying (CCSK), pseudorandom sequence
-
分类号
TN919.3
[电子电信—通信与信息系统]
TN919.4
[电子电信—通信与信息系统]
-
-
题名基于FPGA的RS译码器的设计与实现
被引量:4
- 3
-
-
作者
莫新康
牛强军
宋家友
-
机构
郑州大学信息工程学院
空军第一航空学院航空电子工程系
-
出处
《信息安全与通信保密》
2010年第12期84-85,88,共3页
-
文摘
针对Reed-Solomon(RS)码译码过程复杂、译码速度慢和专用译码器价格高等问题,以联合信息分发系统终端J系列报文信息位采用的RS(31,15)码为例,介绍了基于改进的无求逆运算的Berlekamp-Massey(BM)迭代算法的RS译码原理,采用Verilog硬件描述语言对译码器中各个子模块进行了设计,并基于现场可编程门阵列平台,在QuartusII6.0环境下进行了仿真,验证了RS译码器的纠错能力,实现了参数化与模块化的RS译码器设计。
-
关键词
RS译码器
联合信息分发系统终端
可编程逻辑门阵列
-
Keywords
RS decoder
JTIDS terminal
FPGA
-
分类号
TN791
[电子电信—电路与系统]
TN911.2
[电子电信—通信与信息系统]
-