期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
DHR TDC芯片的性能测试
1
作者
蓝松富
赵雷
+3 位作者
秦家军
王裕廷
刘树彬
安琪
《原子核物理评论》
CAS
CSCD
北大核心
2022年第1期81-87,共7页
TDC(time-to-digital converter)作为基于信号甄别和时间数字转换的时间测量技术路线的主要组成部分之一,至今在诸多领域中都具有广泛的应用。本实验室对高精度时间测量TDC ASIC(Application Specific Integrated Circuit)进行了深入研...
TDC(time-to-digital converter)作为基于信号甄别和时间数字转换的时间测量技术路线的主要组成部分之一,至今在诸多领域中都具有广泛的应用。本实验室对高精度时间测量TDC ASIC(Application Specific Integrated Circuit)进行了深入研究,在180 nm CMOS工艺下完成了基于DLL(Delay-Locked Loop)结构的原型芯片的设计,芯片命名为DHR TDC。为了评估原型芯片的相关性能以推进下一步的改版设计,设计了测试电子学模块,构建了相应的电子学测试系统并完成了性能测试。测试结果表明,该TDC具有较好的性能,在实现156 ps的bin size基础上时间精度好于60 ps RMS。同时该TDC在20μs的动态范围下具有较好的线性,其DNL(Differential NonLinearity)和INL(Integral NonLinearity)分别好于0.13和0.15 LSB (Least Significant Bit)。
展开更多
关键词
TDC
ASIC
高精度时间测量
芯片测试
原文传递
题名
DHR TDC芯片的性能测试
1
作者
蓝松富
赵雷
秦家军
王裕廷
刘树彬
安琪
机构
核探测与核电子学国家重点实验室
中国科学技术大学近代物理系
出处
《原子核物理评论》
CAS
CSCD
北大核心
2022年第1期81-87,共7页
基金
国家自然科学基金资助项目(11722545)
中国科学院青年创新促进会资助项目。
文摘
TDC(time-to-digital converter)作为基于信号甄别和时间数字转换的时间测量技术路线的主要组成部分之一,至今在诸多领域中都具有广泛的应用。本实验室对高精度时间测量TDC ASIC(Application Specific Integrated Circuit)进行了深入研究,在180 nm CMOS工艺下完成了基于DLL(Delay-Locked Loop)结构的原型芯片的设计,芯片命名为DHR TDC。为了评估原型芯片的相关性能以推进下一步的改版设计,设计了测试电子学模块,构建了相应的电子学测试系统并完成了性能测试。测试结果表明,该TDC具有较好的性能,在实现156 ps的bin size基础上时间精度好于60 ps RMS。同时该TDC在20μs的动态范围下具有较好的线性,其DNL(Differential NonLinearity)和INL(Integral NonLinearity)分别好于0.13和0.15 LSB (Least Significant Bit)。
关键词
TDC
ASIC
高精度时间测量
芯片测试
Keywords
TDC
ASIC
high-precision time measurement
ASIC test
分类号
TN79 [电子电信—电路与系统]
原文传递
题名
作者
出处
发文年
被引量
操作
1
DHR TDC芯片的性能测试
蓝松富
赵雷
秦家军
王裕廷
刘树彬
安琪
《原子核物理评论》
CAS
CSCD
北大核心
2022
0
原文传递
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部