期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
基于可控多扫描使能信号的片上系统TR-TC联合测试成本模型
1
作者 张金艺 黄徐辉 +1 位作者 蔡万林 翁寒一 《上海交通大学学报》 EI CAS CSCD 北大核心 2011年第7期1026-1030,共5页
基于片上系统的扫描链结构,针对全速测试研究了多扫描使能(SE)信号的可测性设计,并建立了新颖的测试资源-覆盖率(TR-TC)联合测试成本线性规划数学模型.研究结果表明,该模型不仅可以高效控制全速测试的测试资源消耗以及可测性设计复杂度... 基于片上系统的扫描链结构,针对全速测试研究了多扫描使能(SE)信号的可测性设计,并建立了新颖的测试资源-覆盖率(TR-TC)联合测试成本线性规划数学模型.研究结果表明,该模型不仅可以高效控制全速测试的测试资源消耗以及可测性设计复杂度,而且还可以确立SE信号数量的最优上限,进而避免了以盲目提升SE信号数量来提高转换故障覆盖率的纯理论方式,使面向片上系统全速测试的多SE信号可测性设计方法有一个可靠的目标控制值. 展开更多
关键词 全速测试 转换故障 扫描使能 测试成本
下载PDF
Area-time associated test cost model for SoC and lower bound of test time
2
作者 张金艺 翁寒一 +1 位作者 黄徐辉 蔡万林 《Journal of Shanghai University(English Edition)》 CAS 2011年第1期43-48,共6页
A novel test access mechanism (TAM) architecture with multi test-channel (TC) based on IEEE Standard 1500 is proposed instead of the traditional sub-TAM structure. The cost model of an area-time associated test an... A novel test access mechanism (TAM) architecture with multi test-channel (TC) based on IEEE Standard 1500 is proposed instead of the traditional sub-TAM structure. The cost model of an area-time associated test and the corresponding lower bound of system-on-chip (SoC) test time are established based on this TAM architecture. The model provides a more reliable method to control the SoC scheduling and reduces the complexity in related algorithm research. The result based on the area time associated test cost model has been validated using the ITC02 test benchmark. 展开更多
关键词 system-on-chip design for testability (SoC DriP) test cost test time lower bound
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部