期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
开关磁阻电机并网逆变模块设计 被引量:6
1
作者 褚军舰 王艳 殷天明 《微计算机信息》 北大核心 2005年第08S期98-100,共3页
应用PWM整流器技术设计了一种开关磁阻电机并网逆变模块,在不改变功率变换器主电路的情况下,将开关磁阻电机在发电状态下发出的能量回馈电网。
关键词 开关磁阻电机 并网逆变模块 回馈制动 逆变模块 模块设计 并网 PWM整流器 功率变换器 技术设计 能量回馈
下载PDF
电机控制用多输出开关电源设计 被引量:6
2
作者 褚军舰 王艳 殷天明 《现代电子技术》 2005年第3期21-23,共3页
针对 3 0 k W开关磁阻电机控制系统的需要 ,本文设计了 Flyback辅助开关稳压电源。此电源给系统控制板以及IGBT驱动电路供电 ,并保证电源电压稳定 ,纹波不大于 3 % ,控制板电源与驱动电路电源以及 IGBT驱动电路电源之间相互隔离。本文... 针对 3 0 k W开关磁阻电机控制系统的需要 ,本文设计了 Flyback辅助开关稳压电源。此电源给系统控制板以及IGBT驱动电路供电 ,并保证电源电压稳定 ,纹波不大于 3 % ,控制板电源与驱动电路电源以及 IGBT驱动电路电源之间相互隔离。本文重点论述了开关电源的电路设计及高频变压器的设计 ,并给出实际纹波波形。本文设计的开关电源经现场检验 ,性能良好。本开关电源经改动后也适用与其他使用 IGBT器件的电力电子装置。 展开更多
关键词 开关电源 FLYBACK UC3842 电机
下载PDF
基于TMS320LF2407A开关磁阻电机控制系统的研究及实现 被引量:4
3
作者 李彩虹 王艳 褚军舰 《电气传动》 北大核心 2006年第11期3-6,共4页
首先介绍了开关磁阻电机调速系统及各运行状态控制,其次在分析开关磁阻电机运行原理、调速特性和控制方法的基础上,提出了高速变角度电压斩波控制—低速定角度电流斩波电压斩波控制的控制策略,PWM控制采用双闭环调节器来实现电压斩波。... 首先介绍了开关磁阻电机调速系统及各运行状态控制,其次在分析开关磁阻电机运行原理、调速特性和控制方法的基础上,提出了高速变角度电压斩波控制—低速定角度电流斩波电压斩波控制的控制策略,PWM控制采用双闭环调节器来实现电压斩波。针对实验用30 kW开关磁阻电机驱动系统,基于TI公司的TMS320LF2407A,设计了控制器的硬件电路及软件流程,最后给出了系统在不同转速下的绕组电流及不同负载情况下的电流波形曲线。 展开更多
关键词 开关磁阻电机 DSP 硬件电路 软件流程 PWM斩波控制
下载PDF
新型脉宽调制放大器SA18
4
作者 李彩虹 王艳 褚军舰 《电子元器件应用》 2006年第1期118-119,共2页
SA18是美国ApexMicrotechnology公司新推出的一种性能优良的新型脉宽调制放大器,文中对SA18脉宽调制放大器芯片进行了详细介绍,并对其性能及其使用做出了具体分析。
关键词 脉宽调制放大器 technology公司 MICRO APEX
下载PDF
IBIS建模和PCB信号完整性分析 被引量:9
5
作者 周博远 于立新 褚军舰 《微电子学与计算机》 CSCD 北大核心 2010年第10期111-113,共3页
随着数字系统中时钟频率的提高,PCB上的信号完整性也日益成为设计过程中不可忽略的问题.文中通过阐述IBIS模型的建立和PCB板上信号完整性的分析,介绍了一种必要的基于IBIS模型建立的信号完整性仿真及分析方法,例举了时钟网络设计的反射... 随着数字系统中时钟频率的提高,PCB上的信号完整性也日益成为设计过程中不可忽略的问题.文中通过阐述IBIS模型的建立和PCB板上信号完整性的分析,介绍了一种必要的基于IBIS模型建立的信号完整性仿真及分析方法,例举了时钟网络设计的反射仿真结果对比. 展开更多
关键词 PCB 信号完整性 行为级模型 IBIS建模
下载PDF
基于FPGA的SpaceWire接口容错设计与评估 被引量:3
6
作者 陈苏鹏 于立新 +1 位作者 飞海东 褚军舰 《机电产品开发与创新》 2008年第3期142-144,共3页
SpaceWire是一种面向航天应用的高速通信标准,对其做容错设计对于系统的可靠性具有重要意义。本文的工作是在分析SpaceWire协议错误处理机制的基础上,对基本的SpaceWire接口电路在逻辑层做了三方面的容错设计:一是FIFO模块的纠一检二汉... SpaceWire是一种面向航天应用的高速通信标准,对其做容错设计对于系统的可靠性具有重要意义。本文的工作是在分析SpaceWire协议错误处理机制的基础上,对基本的SpaceWire接口电路在逻辑层做了三方面的容错设计:一是FIFO模块的纠一检二汉明编码设计;二是状态机状态编码的容错设计考虑;三是寄存器的三模冗余设计。以上设计都在Xilinx的FPGA中实现和验证,并对容错设计对性能和面积的影响做出了分析和比较。 展开更多
关键词 SPACEWIRE 容错 H2编码 汉明码 三模冗余
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部