期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
CDMA基站中低噪声放大器设计
1
作者 胡建萍 谢卓恒 《电子器件》 CAS 2009年第6期1067-1069,共3页
叙述一种应用于CDMA2000基站前端的低噪声放大器的设计方案,根据基站接收系统架构确定低噪声放大器指标,利用安捷伦的先进设计系统软件进行仿真设计,仿真结果表明放大器工作频率在810-850MHz频率范围内增益为18dB左右.噪声系数0.8d... 叙述一种应用于CDMA2000基站前端的低噪声放大器的设计方案,根据基站接收系统架构确定低噪声放大器指标,利用安捷伦的先进设计系统软件进行仿真设计,仿真结果表明放大器工作频率在810-850MHz频率范围内增益为18dB左右.噪声系数0.8dB,输入回波损耗大于15dB,输出回波损耗大于12dB。经实际调试与测量表明结果达到了指标要求.准备应用于杭州某通信公司的产品中。 展开更多
关键词 低噪声放大器 基站 CDMA2000
下载PDF
一种100MHz~12GHz高功率SPDT射频开关
2
作者 袁波 吴秀龙 +2 位作者 谢卓恒 赵强 秦谋 《微电子学》 CAS 北大核心 2023年第3期385-389,共5页
基于0.13μm CMOS SOI工艺,设计并实现了一种100 MHz~12 GHz高功率SPDT射频开关。该射频开关为吸收式射频开关,开关支路为串并联的拓扑结构。采用负压偏置设计,减小了插入损耗,提高了隔离度。采用多级开关管堆叠设计,提高了开关的输入1... 基于0.13μm CMOS SOI工艺,设计并实现了一种100 MHz~12 GHz高功率SPDT射频开关。该射频开关为吸收式射频开关,开关支路为串并联的拓扑结构。采用负压偏置设计,减小了插入损耗,提高了隔离度。采用多级开关管堆叠设计,提高了开关的输入1 dB压缩点。测试结果表明,在100 MHz~12 GHz频率范围内,该射频开关插入损耗小于1.5 dB,隔离度大于31 dB,输入1 dB压缩点大于40 dBm。芯片尺寸为1.1 mm×1.1 mm。 展开更多
关键词 高功率 高隔离度 射频开关 SOI
下载PDF
一种基于相移补偿技术的Ka波段四通道幅相控制芯片
3
作者 黄波 谢卓恒 +5 位作者 阳润 金世超 刘敦歌 杭虹江 冯越 袁素 《微电子学》 CAS 北大核心 2023年第6期1046-1052,共7页
提出了一种基于衰减器附加相位补偿技术的Ka波段四通道幅相控制芯片,采用有源矢量合成移相器和无源衰减器进行高精度幅相控制,每个通道由功率放大器、有源移相器、无源衰减器、功分器等单元构成。提出了一种新颖的基于可调谐补偿电容阵... 提出了一种基于衰减器附加相位补偿技术的Ka波段四通道幅相控制芯片,采用有源矢量合成移相器和无源衰减器进行高精度幅相控制,每个通道由功率放大器、有源移相器、无源衰减器、功分器等单元构成。提出了一种新颖的基于可调谐补偿电容阵列的相移补偿技术,实现了较低的衰减附加相移。测试结果表明,通道增益大于24 dB,带内增益平坦度小于2 dB,输出1 dB压缩点大于10 dBm,发射效率大于12%@P_1dB,6位RMS移相精度小于2°,5位RMS衰减精度小于1 dB,衰减相位误差小于4°。 展开更多
关键词 幅相控制芯片 相移补偿 无源衰减器
下载PDF
采用芯片级封装的14 GHz~18 GHz双通道多功能芯片设计 被引量:1
4
作者 谢卓恒 王阆 +1 位作者 韦学强 赵恒 《电子器件》 CAS 北大核心 2018年第3期554-559,共6页
论述了一种基于芯片级封装(WLCSP)的双通道多功能芯片电路设计技术和封装应用方案,采用0.18μm SiGe BiCMOS工艺并基于有源矢量合成结构进行设计,测试结果表明该芯片增益大于12 d B,输出功率大于为7 d Bm,移相精度小于7°,通道隔离... 论述了一种基于芯片级封装(WLCSP)的双通道多功能芯片电路设计技术和封装应用方案,采用0.18μm SiGe BiCMOS工艺并基于有源矢量合成结构进行设计,测试结果表明该芯片增益大于12 d B,输出功率大于为7 d Bm,移相精度小于7°,通道隔离度大于28 d B,单通道功电流小于90 m A,该芯片可大幅降低相控阵系统成本和体积,为5 G通信、卫星通信等应用领域提供研制基础。 展开更多
关键词 集成电路 芯片级封装 矢量合成 双通道
下载PDF
24~30 GHz高精度低附加相移数控衰减器 被引量:5
5
作者 陈隆章 袁波 +1 位作者 谢卓恒 王强 《微电子学》 CAS 北大核心 2019年第3期356-359,365,共5页
基于0.18μm CMOS工艺,设计并实现了一种5位高精度低附加相移数控衰减器。该衰减器的衰减动态范围为15.5 dB,步进为0.5 dB。采用了T型衰减结构和SPDT型衰减结构的衰减网络。采用了悬浮栅和悬浮衬底,提高了衰减精度,减小了插入损耗。采... 基于0.18μm CMOS工艺,设计并实现了一种5位高精度低附加相移数控衰减器。该衰减器的衰减动态范围为15.5 dB,步进为0.5 dB。采用了T型衰减结构和SPDT型衰减结构的衰减网络。采用了悬浮栅和悬浮衬底,提高了衰减精度,减小了插入损耗。采用了相位补偿网络,有效降低了衰减器的附加相移。测试结果表明,在24~30 GHz频带范围内,衰减步进为0.5 dB,插入损耗小于8 dB,衰减误差均方根(RMS)小于0.45 dB,附加相移小于±5°。芯片尺寸为1.2 mm×0.3 mm。 展开更多
关键词 衰减器 高精度 低附加相移
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部