期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于CML结构的高速4/5双模分频器
1
作者
范海宇
沈剑
谢至瑶
《中国集成电路》
2023年第8期34-38,共5页
为了满足射频系统高速的需求,在0.13μm SiGe BiCMOS工艺下,基于电流模逻辑(current mode logic,CML),设计了一款高速4/5双模分频器。在传统电路的基础上提出了嵌入逻辑门技术和主次锁存器尺寸非对称技术来减少路径的延时,提高双模分频...
为了满足射频系统高速的需求,在0.13μm SiGe BiCMOS工艺下,基于电流模逻辑(current mode logic,CML),设计了一款高速4/5双模分频器。在传统电路的基础上提出了嵌入逻辑门技术和主次锁存器尺寸非对称技术来减少路径的延时,提高双模分频器的最高工作频率。工作电源电压3.3 V,输入信号摆幅400 mV下,经过后仿真验证,工作频率可覆盖4 GHz~24 GHz。
展开更多
关键词
CML
高速
双模分频器
相位噪声
下载PDF
职称材料
题名
基于CML结构的高速4/5双模分频器
1
作者
范海宇
沈剑
谢至瑶
机构
江南大学物联网工程学院
中国电子科技集团公司第五十八研究所
出处
《中国集成电路》
2023年第8期34-38,共5页
文摘
为了满足射频系统高速的需求,在0.13μm SiGe BiCMOS工艺下,基于电流模逻辑(current mode logic,CML),设计了一款高速4/5双模分频器。在传统电路的基础上提出了嵌入逻辑门技术和主次锁存器尺寸非对称技术来减少路径的延时,提高双模分频器的最高工作频率。工作电源电压3.3 V,输入信号摆幅400 mV下,经过后仿真验证,工作频率可覆盖4 GHz~24 GHz。
关键词
CML
高速
双模分频器
相位噪声
Keywords
CML
high-speed
dual-mode frequency
phase noise
分类号
TN772 [电子电信—电路与系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于CML结构的高速4/5双模分频器
范海宇
沈剑
谢至瑶
《中国集成电路》
2023
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部