期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的GPS高精度短时标设计 被引量:1
1
作者 赵静 聂桂根 +1 位作者 贺国启 袁斌 《微计算机信息》 北大核心 2007年第03S期259-260,263,共3页
鉴于短时标在航天、电子及电力系统中的需求,本文阐述了以FPGA为主处理器对GPS接收机进行数据采集处理,提供高精度短时标及短时标对应的时间码相关信息。为了确保时标的精度,减少时间信息解码过程中的采样误差,从方法、设计两方面考虑,... 鉴于短时标在航天、电子及电力系统中的需求,本文阐述了以FPGA为主处理器对GPS接收机进行数据采集处理,提供高精度短时标及短时标对应的时间码相关信息。为了确保时标的精度,减少时间信息解码过程中的采样误差,从方法、设计两方面考虑,采取了一系列的措施,保证了时标设计的精度。 展开更多
关键词 短时标 GPS接收机 FPGA 多时钟域处理
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部