-
题名基于FPGA的GPS高精度短时标设计
被引量:1
- 1
-
-
作者
赵静
聂桂根
贺国启
袁斌
-
机构
武汉大学电子信息学院
武汉大学GPS工程技术研究中心
空军驻武汉地区代表军事代表室
-
出处
《微计算机信息》
北大核心
2007年第03S期259-260,263,共3页
-
基金
国家自然基金(40474002)
湖北自然基金
2006
-
文摘
鉴于短时标在航天、电子及电力系统中的需求,本文阐述了以FPGA为主处理器对GPS接收机进行数据采集处理,提供高精度短时标及短时标对应的时间码相关信息。为了确保时标的精度,减少时间信息解码过程中的采样误差,从方法、设计两方面考虑,采取了一系列的措施,保证了时标设计的精度。
-
关键词
短时标
GPS接收机
FPGA
多时钟域处理
-
Keywords
short timing scale,GPS receiver,PGA,multiple clock processing.
-
分类号
TN851
[电子电信—信息与通信工程]
TP332
[自动化与计算机技术—计算机系统结构]
-