期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
3毫米GaAs肖特基势垒混频二极管
1
作者 赵如媛 卜积善 《固体电子学研究与进展》 CAS CSCD 北大核心 1989年第2期216-217,共2页
南京电子器件研究所已研制成3mm GaAs肖特基势垒混频二极管,其使用频率可达100GHz以上。混频管使用频率愈高,要求结电容C_j愈小。本器件C_j设计值为0.007pF(考虑边缘效应)。如此小的结电容必须通过减小势垒结直径来获得,而小的结直径将... 南京电子器件研究所已研制成3mm GaAs肖特基势垒混频二极管,其使用频率可达100GHz以上。混频管使用频率愈高,要求结电容C_j愈小。本器件C_j设计值为0.007pF(考虑边缘效应)。如此小的结电容必须通过减小势垒结直径来获得,而小的结直径将增加非线性电导固有变频损耗,增大串联电阻。 为降低器件的噪声温度比和变频损耗,提高高频优值,需要获得近乎理想的肖特基势垒,使理想因子n趋近于1,同时最大限度地降低串联电阻Rs,使Rs和C_j的乘积减至最小。因此适当提高GaAs外延层浓度,在满足击穿电压和烧毁的前提下,减薄外延层总厚度,提高外延层浓度的分布陡度以减小串联电阻Rs。 展开更多
关键词 GAAS 肖特基势垒 混频二极管
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部