期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
ECC密码算法的差分功耗分析攻击研究 被引量:3
1
作者 邓秋成 白雪飞 +1 位作者 郭立 王尧 《微电子学与计算机》 CSCD 北大核心 2011年第2期149-152,共4页
对基于有限域GF(2m)上椭圆曲线密码算法的Montgomery Ladder点乘算法进行了差分功耗分析攻击.首先用Verilog HDL实现了该算法并且用Chartered 0.35μm CMOS工艺将RTL代码综合成电路网表,以便更精确的获取电路运行中所产生的功耗信息.然... 对基于有限域GF(2m)上椭圆曲线密码算法的Montgomery Ladder点乘算法进行了差分功耗分析攻击.首先用Verilog HDL实现了该算法并且用Chartered 0.35μm CMOS工艺将RTL代码综合成电路网表,以便更精确的获取电路运行中所产生的功耗信息.然后用差分功耗分析攻击中的ZEMD攻击方法,并采用算法中P2的横坐标作为中间变量对功耗曲线进行分类,攻击结果显示,Montgomery Ladder算法不能抗ZEMD差分功耗分析攻击.证明了该算法并不安全,在实际应用中还应该采取一些保护措施. 展开更多
关键词 ECC密码算法 差分功耗分析攻击 ZEMD攻击
下载PDF
城市大脑总体架构与应用研究 被引量:3
2
作者 邓秋成 《信息技术与标准化》 2020年第11期13-16,共4页
分析了“后疫情”时代智慧城市建设面临的挑战,重点阐述了城市大脑建设总体架构、发展目标以及在智慧城管、公共安全、交通、健康、文旅、生态环保等领域重点应用,并指出了各地开展城市大脑建设需要注意的事项,对推动城市大脑建设具有... 分析了“后疫情”时代智慧城市建设面临的挑战,重点阐述了城市大脑建设总体架构、发展目标以及在智慧城管、公共安全、交通、健康、文旅、生态环保等领域重点应用,并指出了各地开展城市大脑建设需要注意的事项,对推动城市大脑建设具有一定的借鉴意义。 展开更多
关键词 城市大脑 智慧城市 总体架构 大数据 云计算 重点应用
下载PDF
人民法院信息化系统建设探讨 被引量:1
3
作者 邓秋成 《广东通信技术》 2019年第3期76-79,共4页
人民法院信息化建设已经获得了长足发展,信息技术为人民法院各项工作提供了诸多便利,有效缓解了"案多人少"的矛盾,法院信息化建设的重要性日益凸显。本文针对法院信息化建设的基本原则,建设需求,目标架构和保障措施进行了探讨... 人民法院信息化建设已经获得了长足发展,信息技术为人民法院各项工作提供了诸多便利,有效缓解了"案多人少"的矛盾,法院信息化建设的重要性日益凸显。本文针对法院信息化建设的基本原则,建设需求,目标架构和保障措施进行了探讨,以指导各级法院信息化建设。 展开更多
关键词 智慧法院 信息化 智能化 规划
下载PDF
地铁通信系统设计管理和施工技术的探究
4
作者 邓秋成 《中国科技期刊数据库 科研》 2020年第4期69-70,共2页
在对地铁通信系统的设计管理和施工过程中,要对地铁通信系统进行全面分析和了解,以便在进行地铁通信系统施工时和投入使用后维修时,及时找到相应措施来解决出现的问题。此外,在进行地铁通信系统的设计管理和施工过程中,要严格按照要求... 在对地铁通信系统的设计管理和施工过程中,要对地铁通信系统进行全面分析和了解,以便在进行地铁通信系统施工时和投入使用后维修时,及时找到相应措施来解决出现的问题。此外,在进行地铁通信系统的设计管理和施工过程中,要严格按照要求采用所需材料和设备,并且施工时要不停的进行巡查以确保工程能高质量完成。 展开更多
关键词 地铁通信系统 设计管理 施工技术
下载PDF
软交换在地铁公务电话系统中的组网方式及安全性
5
作者 邓秋成 《中文科技期刊数据库(全文版)工程技术》 2020年第10期295-296,共2页
人们总是注意地铁安全。在工程设计中,在强调技术创新的同时,应更加重视技术的能力、可靠性和安全性。在采用地铁工程设计中尚未采用的新技术之前,必须充分调查和研究其安全性。本文运用软开关技术分析了公务电话系统的可靠性、可用性... 人们总是注意地铁安全。在工程设计中,在强调技术创新的同时,应更加重视技术的能力、可靠性和安全性。在采用地铁工程设计中尚未采用的新技术之前,必须充分调查和研究其安全性。本文运用软开关技术分析了公务电话系统的可靠性、可用性、容量和安全性,从理论上证实了官方软交换机网络地铁通信的安全性。 展开更多
关键词 软交换 地铁公务电话系统 组网方式
下载PDF
同步VLSI设计环境下AES模块的异步流水线结构实现
6
作者 王尧 白雪飞 +1 位作者 郭立 邓秋成 《电子技术(上海)》 2010年第8期33-36,共4页
本文提出了一种可在同步VLSI设计环境下,由已有的流水线结构同步集成电路的算法或者RTL代码直接得到其异步集成电路网表的方法。并使用此方法,实现了128位异步AES加、解密模块。解密模块为多功能流水线,既可以进行生成子密钥运算,也可... 本文提出了一种可在同步VLSI设计环境下,由已有的流水线结构同步集成电路的算法或者RTL代码直接得到其异步集成电路网表的方法。并使用此方法,实现了128位异步AES加、解密模块。解密模块为多功能流水线,既可以进行生成子密钥运算,也可以进行解密输入数据。对加、解密模块均通过10级、5级、3级、2级流水四种结构分别实现并加以比较。 展开更多
关键词 异步 VLSI AES 同步 流水线 ASIC VERILOG-HDL
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部