期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
2.4GHz频率综合器中低杂散锁相环的设计 被引量:4
1
作者 郇昌红 吴秀山 吕威 《微电子学》 CAS CSCD 北大核心 2013年第3期390-394,共5页
在带电荷泵的锁相环频率综合器中,设计低杂散锁相环的关键是减少鉴频鉴相器和电荷泵的非理想特性以及提高压控振荡器的性能。采用TSMC 0.18μm CMOS工艺,设计了一种改进型锁相环电路。仿真结果显示,在1.8V基准电压供电时,电荷泵电流在0.... 在带电荷泵的锁相环频率综合器中,设计低杂散锁相环的关键是减少鉴频鉴相器和电荷泵的非理想特性以及提高压控振荡器的性能。采用TSMC 0.18μm CMOS工艺,设计了一种改进型锁相环电路。仿真结果显示,在1.8V基准电压供电时,电荷泵电流在0.3~1.6V电压范围内匹配度小于1μA,电流失配率小于0.2%,压控振荡器在中心频率2.4GHz频偏1MHz时的相位噪声为-124.3dBc/Hz@1MHz,环路参考杂散降为-60dBm。 展开更多
关键词 锁相环 频率综合器 电荷泵 参考杂散 相位噪声
下载PDF
基于FPGA的FIR滤波器优化设计
2
作者 吕威 吴秀山 +1 位作者 胡明 郇昌红 《电视技术》 北大核心 2014年第5期71-73,112,共4页
介绍了一种在FPGA上实现的占用硬件资源少但是速度快的有限脉冲响应滤波器结构,新提出的结构不包含乘法器模块,而是采用加法器和移位寄存器替换乘法器模块。采用的方法为对乘法器系数近似为二次幂三项之和,在FPGA上实现的一个7阶有限脉... 介绍了一种在FPGA上实现的占用硬件资源少但是速度快的有限脉冲响应滤波器结构,新提出的结构不包含乘法器模块,而是采用加法器和移位寄存器替换乘法器模块。采用的方法为对乘法器系数近似为二次幂三项之和,在FPGA上实现的一个7阶有限脉冲响应滤波器表明该方法比传统含乘法器模块的滤波器占用面积减少75%。 展开更多
关键词 有限脉冲响应滤波器 FPGA 二次幂之和
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部