期刊文献+
共找到5篇文章
< 1 >
每页显示 20 50 100
一种带动态开关控制电路的开关式DC-DC转换器 被引量:2
1
作者 张春红 杨海钢 +4 位作者 史传进 韦援丰 余乐 陈柱佳 屈小钢 《电子与信息学报》 EI CSCD 北大核心 2013年第12期3018-3023,共6页
该文设计了一种带开关宽度动态控制电路的开关式DC-DC转换器。该DC-DC转换器将芯片检测到的负载电流与芯片内部的参考电流进行比较,根据负载的大小动态选择最优的开关宽度和对应的开关驱动器,以减小DC-DC转换器在高频率、轻负载时的转... 该文设计了一种带开关宽度动态控制电路的开关式DC-DC转换器。该DC-DC转换器将芯片检测到的负载电流与芯片内部的参考电流进行比较,根据负载的大小动态选择最优的开关宽度和对应的开关驱动器,以减小DC-DC转换器在高频率、轻负载时的转换损耗,从而提高芯片的整体效率。芯片采用低功耗的电压-电流转换电路为开关宽度动态控制电路提供电流信息。为了保证芯片的安全工作,具有保护功能的电路被集成在芯片内部。芯片采用了标准的0.35μm CMOS工艺,实验结果显示,该文设计的电路可以实现DC-DC转换器的动态开关控制,在低负载时效率最大可提高6%。 展开更多
关键词 DC—DC转化器 动态宽度控制 开关模式
下载PDF
基于新型时间放大器流水线时间数字转换器 被引量:1
2
作者 魏星 陈柱佳 +2 位作者 李威 黄志洪 杨海钢 《太赫兹科学与电子信息学报》 北大核心 2018年第1期164-169,共6页
针对传统时间数字转换器(TDC)中普遍存在的转换速度与转换精确度相互制约问题,提出一种适用于流水线型TDC结构的新型边沿对准时间放大器。这种时间放大器采用三级门控延时链与边沿合成器的级联结构,可实现增益为4的整数倍时间放大。在0... 针对传统时间数字转换器(TDC)中普遍存在的转换速度与转换精确度相互制约问题,提出一种适用于流水线型TDC结构的新型边沿对准时间放大器。这种时间放大器采用三级门控延时链与边沿合成器的级联结构,可实现增益为4的整数倍时间放大。在0.35μm标准CMOS工艺下完成整体流水线型TDC的设计,仿真结果显示,输入动态范围为6.11 ns,时间分辨力为13.1 ps,转换速率为50 MSamples/s。相比于传统基于脉冲序列时间放大器的TDC,转换速率提高19.5%,精确度提高33.7%。 展开更多
关键词 时间数字转换器 流水线 时间放大器 门控延时单元
下载PDF
一种宽分频比范围的可编程分频器 被引量:2
3
作者 韦援丰 杨海钢 陈柱佳 《微电子学》 CSCD 北大核心 2017年第5期674-678,684,共6页
提出了一种改进的宽分频比范围可编程分频器,支持对分频数和占空比的编程设置。该结构由改进的可编程下行异步计数器和脉冲二分频器组成,采用置数自释放结构和"时间裕度借用"方法,将关键路径延时容忍度增大了一个时钟周期。... 提出了一种改进的宽分频比范围可编程分频器,支持对分频数和占空比的编程设置。该结构由改进的可编程下行异步计数器和脉冲二分频器组成,采用置数自释放结构和"时间裕度借用"方法,将关键路径延时容忍度增大了一个时钟周期。提出的分频器采用0.13μm CMOS工艺进行设计与流片,版图尺寸为38.5μm×66.2μm。流片后的测试结果表明,该分频器的分频比范围为2~1 022,在分频比为m的条件下,占空比可从1/m调节至(m-1)/m。在全分频范围内,工作速度可达1.85GHz,功耗小于0.82mW。 展开更多
关键词 可编程分频器 占空比设置 自释放 时间裕量借用
下载PDF
一种新型宽范围固定上升沿的数字占空比矫正电路 被引量:1
4
作者 陈柱佳 杨海钢 《中国科学院研究生院学报》 CAS CSCD 北大核心 2012年第4期501-506,共6页
提出一种应用于FPGA中的新型宽调整范围的数字占空比矫正电路.该电路在0.13μm CMOS标准工艺下实现,具有固定上升延时的特性.通过采用连续逼近寄存器,实现了占空比的快速调整.测试结果表明,其调整范围为10%~85%,在80~250 MHz输入范围... 提出一种应用于FPGA中的新型宽调整范围的数字占空比矫正电路.该电路在0.13μm CMOS标准工艺下实现,具有固定上升延时的特性.通过采用连续逼近寄存器,实现了占空比的快速调整.测试结果表明,其调整范围为10%~85%,在80~250 MHz输入范围内输出占空比变化为50%±2%,所需调整时间为6个时钟周期. 展开更多
关键词 占空比矫正 连续逼近寄存器 占空比检测
下载PDF
A fast-locking all-digital delay-locked loop for phase/delay generation in an FPGA
5
作者 陈柱佳 杨海钢 +1 位作者 刘飞 王瑜 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2011年第10期139-146,共8页
A fast-locking all-digital delay-locked loop(ADDLL) is proposed for the DDR SDRAM controller interface in a field programmable gate array(FPGA).The ADDLL performs a 90°phase-shift so that the data strobe(DQS... A fast-locking all-digital delay-locked loop(ADDLL) is proposed for the DDR SDRAM controller interface in a field programmable gate array(FPGA).The ADDLL performs a 90°phase-shift so that the data strobe(DQS) can enlarge the data valid window in order to minimize skew.In order to further reduce the locking time and to prevent the harmonic locking problem,a time-to-digital converter(TDC) is proposed.A duty cycle corrector(DCC) is also designed in the ADDLL to adjust the output duty cycle to 50%.The ADDLL,implemented in a commercial 0.13μm CMOS process,occupies a total of 0.017 mm^2 of active area.Measurement results show that the ADDLL has an operating frequency range of 75 to 350 MHz and a total delay resolution of 15 ps.The time interval error(TIE) of the proposed circuit is 60.7 ps. 展开更多
关键词 all digital DLL DDR SDRAM controller time-to-digital converter duty cycle corrector DCDL FPGA
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部