期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
32位无符号并行乘法器的设计与实现 被引量:2
1
作者 胡小龙 颜煦阳 《计算机工程与科学》 CSCD 北大核心 2010年第4期122-124,共3页
在基4的Booth算法得到部分积的基础上,采用了优化后的4:2压缩器的Wallace树对部分积求和,最后用CPA得到最终的和。优化下的并行乘法器比传统的CSA阵列乘法器速度快,且延时小。用Verilog进行了功能描述,并用ISE9.2对其进行了综合。
关键词 并行乘法器 BOOTH算法 4压缩器 WALLACE树
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部