期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
一种CMOS单片LDO线性稳压器的设计 被引量:1
1
作者 高雷声 周玉梅 刘海南 《半导体技术》 CAS CSCD 北大核心 2010年第7期723-726,共4页
提出了一种单片集成的高电源抑制比LDO线性稳压器,主要应用于PLL中VCO和电荷泵的电源供给。该稳压器采用RC补偿方案,与其他补偿方法相比,RC补偿几乎不消耗额外电流。误差放大器采用折叠共源共栅结构,可以提供较高的电源抑制比,并且使得... 提出了一种单片集成的高电源抑制比LDO线性稳压器,主要应用于PLL中VCO和电荷泵的电源供给。该稳压器采用RC补偿方案,与其他补偿方法相比,RC补偿几乎不消耗额外电流。误差放大器采用折叠共源共栅结构,可以提供较高的电源抑制比,并且使得设计的LDO为两级放大器结构,有利于简化补偿网络。所设计的LDO在低频时电源抑制比(PSR)为-69 dB,在1MHz处的电源抑制比为-19 dB。采用0.35μm工艺流片,测试结果表明,该LDO可以为负载提供70 mA的电流。 展开更多
关键词 线性稳压器 单片集成 高电源抑制比 RC补偿 单片集成低压差
下载PDF
基于能量恢复的单相功率时钟触发器及其应用
2
作者 高雷声 周玉梅 刘海南 《半导体技术》 CAS CSCD 北大核心 2010年第4期398-402,共5页
介绍了一种基于能量恢复的单相功率时钟触发器。该触发器的输入信号和输出信号均为方波,因此可以直接与传统的组合逻辑级联。该触发器仅需要14个晶体管,远少于传统触发器中晶体管的数目。仿真结果显示,在0.18μm工艺下,电源电压为1.2 V... 介绍了一种基于能量恢复的单相功率时钟触发器。该触发器的输入信号和输出信号均为方波,因此可以直接与传统的组合逻辑级联。该触发器仅需要14个晶体管,远少于传统触发器中晶体管的数目。仿真结果显示,在0.18μm工艺下,电源电压为1.2 V,时钟频率为200 MHz,开关活动率为50%时,与传统的触发器相比该能量恢复触发器可以节省31%的功耗。为了验证该触发器的功能,在0.18μm工艺下进行了电路设计,测试结果显示该触发器还可以在低电压下正常工作。 展开更多
关键词 能量恢复 触发器 低功耗电路 单相功率时钟
下载PDF
A full on-chip CMOS low-dropout voltage regulator with VCCS compensation 被引量:2
3
作者 高雷声 周玉梅 +1 位作者 吴斌 蒋见花 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2010年第8期132-136,共5页
A full on-chip CMOS low-dropout(LDO) voltage regulator with high PSR is presented.Instead of relying on the zero generated by the load capacitor and its equivalent series resistance,the proposed LDO generates a zero... A full on-chip CMOS low-dropout(LDO) voltage regulator with high PSR is presented.Instead of relying on the zero generated by the load capacitor and its equivalent series resistance,the proposed LDO generates a zero by voltage-controlled current sources for stability.The compensating capacitor for the proposed scheme is only 0.18 pF,which is much smaller than the capacitor of the conventional compensation scheme.The full on-chip LDO was fabricated in commercial 0.35μm CMOS technology.The active chip area of the LDO(including the bandgap voltage reference) is 400×270μm^2.Experimental results show that the PSR of the LDO is-58.7 dB at a frequency of 10 Hz and-20 dB at a frequency of 1 MHz.The proposed LDO is capable of sourcing an output current up to 50 mA. 展开更多
关键词 voltage regulator full on-chip high PSR VCCS LDO
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部