期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于NiosⅡ的DDS函数信号发生器 被引量:13
1
作者 魏岳伦 岳庆英 +1 位作者 齐庆堃 莫中云 《国外电子测量技术》 2016年第7期13-16,共4页
为了减小函数信号发生器的体积,降低函数信号发生器的成本,提出了一种基于Nios Ⅱ的函数信号发生器设计方案。该方案利用硬件描述语言Verilog HDL设计硬件底层模块,并在现场可编辑门阵列(field programmable gate array,FPGA)芯片中嵌入... 为了减小函数信号发生器的体积,降低函数信号发生器的成本,提出了一种基于Nios Ⅱ的函数信号发生器设计方案。该方案利用硬件描述语言Verilog HDL设计硬件底层模块,并在现场可编辑门阵列(field programmable gate array,FPGA)芯片中嵌入Nios Ⅱ软核处理器作为系统的控制器,采用DDS技术使用软硬件结合的方式产生函数信号。经过试验测试结果表明,该方案可行,能够达到减小体积、降低成本的目的,并且可以产生频率、幅值可调的多种函数信号。整个系统具有较好的扩展性和良好的发展前景。 展开更多
关键词 NIOS Ⅱ软核 DDS技术 FPGA 信号发生器 AD9959
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部