期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于NiosⅡ的DDS函数信号发生器
被引量:
13
1
作者
魏岳伦
岳庆英
+1 位作者
齐庆堃
莫中云
《国外电子测量技术》
2016年第7期13-16,共4页
为了减小函数信号发生器的体积,降低函数信号发生器的成本,提出了一种基于Nios Ⅱ的函数信号发生器设计方案。该方案利用硬件描述语言Verilog HDL设计硬件底层模块,并在现场可编辑门阵列(field programmable gate array,FPGA)芯片中嵌入...
为了减小函数信号发生器的体积,降低函数信号发生器的成本,提出了一种基于Nios Ⅱ的函数信号发生器设计方案。该方案利用硬件描述语言Verilog HDL设计硬件底层模块,并在现场可编辑门阵列(field programmable gate array,FPGA)芯片中嵌入Nios Ⅱ软核处理器作为系统的控制器,采用DDS技术使用软硬件结合的方式产生函数信号。经过试验测试结果表明,该方案可行,能够达到减小体积、降低成本的目的,并且可以产生频率、幅值可调的多种函数信号。整个系统具有较好的扩展性和良好的发展前景。
展开更多
关键词
NIOS
Ⅱ软核
DDS技术
FPGA
信号发生器
AD9959
下载PDF
职称材料
题名
基于NiosⅡ的DDS函数信号发生器
被引量:
13
1
作者
魏岳伦
岳庆英
齐庆堃
莫中云
机构
桂林电子科技大学信息科技学院
出处
《国外电子测量技术》
2016年第7期13-16,共4页
基金
2014年广西壮族自治区级大学生创新创业训练计划立项项目(201413644023)资助
文摘
为了减小函数信号发生器的体积,降低函数信号发生器的成本,提出了一种基于Nios Ⅱ的函数信号发生器设计方案。该方案利用硬件描述语言Verilog HDL设计硬件底层模块,并在现场可编辑门阵列(field programmable gate array,FPGA)芯片中嵌入Nios Ⅱ软核处理器作为系统的控制器,采用DDS技术使用软硬件结合的方式产生函数信号。经过试验测试结果表明,该方案可行,能够达到减小体积、降低成本的目的,并且可以产生频率、幅值可调的多种函数信号。整个系统具有较好的扩展性和良好的发展前景。
关键词
NIOS
Ⅱ软核
DDS技术
FPGA
信号发生器
AD9959
Keywords
Nios Ⅱ soft core
DDS technology
FPGA
signal generator
AD9959
分类号
TP33 [自动化与计算机技术—计算机系统结构]
TN741 [电子电信—电路与系统]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于NiosⅡ的DDS函数信号发生器
魏岳伦
岳庆英
齐庆堃
莫中云
《国外电子测量技术》
2016
13
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部