期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于I^2C总线的CMOS图像传感器接口电路设计 被引量:4
1
作者 黄全平 周荣政 +2 位作者 席占国 张原 洪志良 《半导体技术》 CAS CSCD 北大核心 2004年第10期57-60,共4页
详细阐述了一种用于百万像素数码相机的 CMOS 图像传感器接口电路设计及其 VLSI 实现;文章按照数码相机的功能要求进行整体设计,由上而下讨论了各个子模块的设计,并给出了电路的 FPGA 验证;本设计作为数码相机专用芯片的一部分用 0.6 μ... 详细阐述了一种用于百万像素数码相机的 CMOS 图像传感器接口电路设计及其 VLSI 实现;文章按照数码相机的功能要求进行整体设计,由上而下讨论了各个子模块的设计,并给出了电路的 FPGA 验证;本设计作为数码相机专用芯片的一部分用 0.6 μ m 工艺实现。 展开更多
关键词 I^2C总线 接口电路 FPGA验证 素数码 百万像素 VLSI CMOS图像传感器 设计 数码相机 专用芯片
下载PDF
JPEG2000算术解码器的VLSI实现 被引量:2
2
作者 方晗 黄全平 +1 位作者 周荣政 洪志良 《电子科技大学学报》 EI CAS CSCD 北大核心 2006年第6期920-923,共4页
介绍了JPEG2000编解码流程以及JPEG2000算术编码的原理。针对传统算术解码器过慢的情况,提出了一种动态的流水线算术解码器结构,给出了相应的硬件实现的框图,该结构通过FPGA验证。采用了TSMC0.25μm工艺,进行了ASIC的实现。
关键词 JPEG2000 算术编码器 流水线 MQ编码
下载PDF
改进的JPEG2000位平面编解码算法实现
3
作者 陈坚 黄全平 +1 位作者 周荣政 洪志良 《计算机辅助设计与图形学学报》 EI CSCD 北大核心 2005年第11期2471-2476,共6页
针对JPEG2000中位平面编解码算法复杂、运算量大的问题,对其进行了优化,省去了其中的冗余操作.在引入特殊的数据存储格式和状态信息寄存器组的基础上,提出一种高效的存储器管理方法,简化了编解码过程,实现了数据处理的流水线操作,也大... 针对JPEG2000中位平面编解码算法复杂、运算量大的问题,对其进行了优化,省去了其中的冗余操作.在引入特殊的数据存储格式和状态信息寄存器组的基础上,提出一种高效的存储器管理方法,简化了编解码过程,实现了数据处理的流水线操作,也大大减少了对存储器的读写次数.该算法采用0.25μm CMOS数字工艺流片,并被系统集成于数码相机芯片中.测试结果显示,改进后的算法有效地提高了位平面编解码的效率,具有存储器少、复杂度低的优点. 展开更多
关键词 JPEG2000 位平面编解码 数码相机
下载PDF
热启动 冷循环——清欠资金营运透视
4
作者 黄全平 《西南金融》 1992年第1期7-8,共2页
自1991年9月全国范围内清理固定资产投资项目拖欠开展以来,绵阳市按照。源头入手、付方启动,收款还欠、连环清理”的原则,已先后对36个基建及技改项目投入资金9441万元,解除了投资缺口9269万元的债务拖欠,实现连环清欠总额10516万元,在... 自1991年9月全国范围内清理固定资产投资项目拖欠开展以来,绵阳市按照。源头入手、付方启动,收款还欠、连环清理”的原则,已先后对36个基建及技改项目投入资金9441万元,解除了投资缺口9269万元的债务拖欠,实现连环清欠总额10516万元,在很大程度上缓解直至消除了部份企业的债务拖欠。但是,纵观清欠资金的营运过程,却存在着“ 展开更多
关键词 资金营运 固定资产投资 冷循环 营运效率 热启动 技改项目 占用资金 延期付款 最终需求 产业关联
下载PDF
一种高量程压阻式加速度计的静态测试方法
5
作者 黄全平 陆德仁 《功能材料与器件学报》 CAS CSCD 2002年第3期289-292,共4页
介绍了一种简单而有效的天平方法来检测高量程微机械加速度传感器芯片的静态特性。设计了一种新结构,上面带有压敏电阻,用该方法测量到的静态特性和理论结果比较,两者基本一致,芯片的静态输出特性在测量限20000g(g为重力加速度)内呈直线... 介绍了一种简单而有效的天平方法来检测高量程微机械加速度传感器芯片的静态特性。设计了一种新结构,上面带有压敏电阻,用该方法测量到的静态特性和理论结果比较,两者基本一致,芯片的静态输出特性在测量限20000g(g为重力加速度)内呈直线,非线性为1%左右,灵敏度与理论值在20%的偏差内一致。由于其操作简单、低廉且有较高的分辨率,这种方法适合于平板型高量程压阻式加速度传感器芯片封装前进行抽样检测。 展开更多
关键词 静态特性 压阻式加速度计 薄板
原文传递
USB2.0接口IP核的开发与设计 被引量:5
6
作者 阮利华 王祥 +3 位作者 黄全平 周荣政 洪志良 蒋凤仙 《复旦学报(自然科学版)》 CAS CSCD 北大核心 2005年第1期173-177,共5页
介绍了一种基于USB2.0协议的设备接口的IP核设计.着重研究了USB2.0协议控制器、缓存控制器、工作模式控制等硬件数字电路的实现,该电路支持高速(480Mbps)和全速(12Mbps)传输.为了满足USB2.0高速的传输要求,减小硬件设计的复杂性和硬件开... 介绍了一种基于USB2.0协议的设备接口的IP核设计.着重研究了USB2.0协议控制器、缓存控制器、工作模式控制等硬件数字电路的实现,该电路支持高速(480Mbps)和全速(12Mbps)传输.为了满足USB2.0高速的传输要求,减小硬件设计的复杂性和硬件开销,整个系统采用硬件电路和MCU固件结合的方法进行设计,同时使用了不同传输方式缓冲区共用的双缓冲区缓存结构,因此电路具有实现简单,硬件开销小,传输速度较高等优点.设计的电路已经通过FPGA验证. 展开更多
关键词 USB2.0协议 缓存 USB2.0接口 硬件 固件 IP核设计 开销 FPGA验证 数字电路 传输方式
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部