期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
实现高性能浮点设计
1
作者
amulya vishwanath
《今日电子》
2017年第5期54-56,共3页
利用Arria 10 FPGA和SoC发挥高性能浮点处理能力5G、机器学习、数据中心和高精度雷达等新一代计算密集型市场需要具有增强型浮点处理能力的FPGA和SoC来提高数字精度、降低功耗。
关键词
浮点处理
性能
高精度雷达
设计
FPGA
机器学习
市场需要
数据中心
下载PDF
职称材料
题名
实现高性能浮点设计
1
作者
amulya vishwanath
机构
英特尔可编程解决方案事业部
出处
《今日电子》
2017年第5期54-56,共3页
文摘
利用Arria 10 FPGA和SoC发挥高性能浮点处理能力5G、机器学习、数据中心和高精度雷达等新一代计算密集型市场需要具有增强型浮点处理能力的FPGA和SoC来提高数字精度、降低功耗。
关键词
浮点处理
性能
高精度雷达
设计
FPGA
机器学习
市场需要
数据中心
分类号
TN958 [电子电信—信号与信息处理]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
实现高性能浮点设计
amulya vishwanath
《今日电子》
2017
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部