期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
基于FPGA的设计实现定制嵌入式方案
1
作者 bob garrett 《电子产品世界》 2006年第03S期80-80,82,84,86,共4页
关键词 嵌入式开发 设计实现 FPGA 嵌入式处理器
下载PDF
为微控制器应用开发PLD产品
2
作者 bob garrett Martin S.Won 《世界电子元器件》 2001年第12期27-28,共2页
概述 一些微控制器的用户也使用可编程逻辑器件(PLD),增加现有MCU不具备的硬件功能,或为整个系统性能至关重要的功能提供硬件加速.随着超大容量的PLD象APEX 20KE系列的出现,它可以把整个16和32位MCU或微处理器以及系统设计者所要求的更... 概述 一些微控制器的用户也使用可编程逻辑器件(PLD),增加现有MCU不具备的硬件功能,或为整个系统性能至关重要的功能提供硬件加速.随着超大容量的PLD象APEX 20KE系列的出现,它可以把整个16和32位MCU或微处理器以及系统设计者所要求的更多功能整合到单个可编程器件中.这种方式实现的更大集成度可以满足许多要求,包括最小化电路板空间,无出入片延迟,以提升速度、降低功耗和潜在地降低器件成本. 展开更多
关键词 微控制器 PLD 集成电路
下载PDF
FPGA实现多处理器解决方案
3
作者 bob garrett 《电子设计技术 EDN CHINA》 2005年第10期126-126,128,130,共3页
寻求高性能处理能力的嵌入式设计人员在成本、性能、功耗上,不可避免的面临类似"百慕大三角"的困境,无法同时实现三者的最佳组合,而只能达到其中的两个目标.定制ASIC设计适用于那些能够负担得起时间、费用和风险的少数人,但... 寻求高性能处理能力的嵌入式设计人员在成本、性能、功耗上,不可避免的面临类似"百慕大三角"的困境,无法同时实现三者的最佳组合,而只能达到其中的两个目标.定制ASIC设计适用于那些能够负担得起时间、费用和风险的少数人,但是由于器件尺寸持续减小,而ASIC设计成本不断攀升,完全定制设计受成本限制,能够应用的领域越来越少. 展开更多
关键词 FPGA实现 解决方案 多处理器 ASIC设计 全定制设计 设计成本 百慕大三角 设计人员 处理能力
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部