期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
在多晶硅掺杂/活化处理过程中栅氧化层的性能退化
1
作者 derv flowers 张连贵 《微电子学》 CAS 1988年第5期66-71,共6页
在MOS电路制作中,掺杂多晶硅膜的应用已经成为非常重要的半导体技术之一。但是,本文将描述多晶硅掺杂/活化处理过程中产生的缺陷可以严重地影响栅氧化物的性能。无论是否采用离子注入,多晶硅的原位掺杂剂淀积,或旋转源扩散到多晶硅等方... 在MOS电路制作中,掺杂多晶硅膜的应用已经成为非常重要的半导体技术之一。但是,本文将描述多晶硅掺杂/活化处理过程中产生的缺陷可以严重地影响栅氧化物的性能。无论是否采用离子注入,多晶硅的原位掺杂剂淀积,或旋转源扩散到多晶硅等方法进行掺杂处理,采用150~400(?)的栅氧化物腐蚀的电容器,其成品率都随着掺杂剂浓度的增加,活化温度的升高以及活化时间的增长而愈来愈降低。在重掺杂多晶硅中,对于亚微米CMOS栅工艺,在栅氧化物内,经BF_2^+或As自对准源/漏注入和活化后,其缺陷密度被证明是接近于10cm^(-2)。另一方面,在低剂量注入和活化后,如用于硅化物多栅工艺,缺陷密度仅仅为0.002cm^(-2)。这些结果对于兆位存贮元件的成品率可能有很大影响。 展开更多
关键词 多晶硅膜 掺杂剂 电容器 电器 成品率 性能退化 活化处理
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部