期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
Cadence Allegro TimingVision1环境加快高速PCB接口时序闭合的三种方法
1
作者
hemant shah
《中国集成电路》
2014年第8期29-31,共3页
1简介 在先进的高速接口上,时序闭合可能是一个反复的过程,可能会耗时又令人备受挫折。PCB设计师需要一些方法和工具,让这一过程更加高效,从而推动设计在整体上更快地上市。本文探讨全新Cadence Allegro TimingVisionTM环境加快高速PC...
1简介 在先进的高速接口上,时序闭合可能是一个反复的过程,可能会耗时又令人备受挫折。PCB设计师需要一些方法和工具,让这一过程更加高效,从而推动设计在整体上更快地上市。本文探讨全新Cadence Allegro TimingVisionTM环境加快高速PCB接口时序闭合的三种方法。
展开更多
关键词
CADENCE
ALLEGRO
高速PCB
接口时序
环境
高速接口
设计师
下载PDF
职称材料
题名
Cadence Allegro TimingVision1环境加快高速PCB接口时序闭合的三种方法
1
作者
hemant shah
机构
Cadence公司
出处
《中国集成电路》
2014年第8期29-31,共3页
文摘
1简介 在先进的高速接口上,时序闭合可能是一个反复的过程,可能会耗时又令人备受挫折。PCB设计师需要一些方法和工具,让这一过程更加高效,从而推动设计在整体上更快地上市。本文探讨全新Cadence Allegro TimingVisionTM环境加快高速PCB接口时序闭合的三种方法。
关键词
CADENCE
ALLEGRO
高速PCB
接口时序
环境
高速接口
设计师
分类号
TN41 [电子电信—微电子学与固体电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
Cadence Allegro TimingVision1环境加快高速PCB接口时序闭合的三种方法
hemant shah
《中国集成电路》
2014
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部