期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
电信时钟设计的新趋势
1
作者
joshwarner
《电子产品世界》
2005年第08A期108-108,共1页
当网络和通信解决方案提供的传输速率超过1Gbps、甚至10Gbps时,精确的系统定时就成为优先考虑的设计关键.随着性能要求的提高,各种元件必须工作的速率也随之提高.更快的系统工作速度意味着分布式时钟信号中的细小相差,会因为ASIC、FPGA...
当网络和通信解决方案提供的传输速率超过1Gbps、甚至10Gbps时,精确的系统定时就成为优先考虑的设计关键.随着性能要求的提高,各种元件必须工作的速率也随之提高.更快的系统工作速度意味着分布式时钟信号中的细小相差,会因为ASIC、FPGA、CPU不能在预定时间处理预定信息,可较大机会引起灾害性故障.
展开更多
关键词
集成锁相环
时钟设计
电信
通信
传输速率
下载PDF
职称材料
题名
电信时钟设计的新趋势
1
作者
joshwarner
机构
安森美半导体
出处
《电子产品世界》
2005年第08A期108-108,共1页
文摘
当网络和通信解决方案提供的传输速率超过1Gbps、甚至10Gbps时,精确的系统定时就成为优先考虑的设计关键.随着性能要求的提高,各种元件必须工作的速率也随之提高.更快的系统工作速度意味着分布式时钟信号中的细小相差,会因为ASIC、FPGA、CPU不能在预定时间处理预定信息,可较大机会引起灾害性故障.
关键词
集成锁相环
时钟设计
电信
通信
传输速率
分类号
TN802 [电子电信—信息与通信工程]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
电信时钟设计的新趋势
joshwarner
《电子产品世界》
2005
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部