期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
一种15ns的1兆位CMOS SRAM
1
作者
katsuros
李祥
《微电子技术》
1995年第6期24-31,共8页
我们研制了一种256k字×4位结构体1兆位CMOS静态存贮器,它的制造是采用0.8μm双层多晶、双层铝、双阱CMOS工艺技术。其单元尺寸小:5.2μm×8.5μm,芯片尺寸为6.15mm×15.21mm。通过采用新的电路技术,得到了15ns的...
我们研制了一种256k字×4位结构体1兆位CMOS静态存贮器,它的制造是采用0.8μm双层多晶、双层铝、双阱CMOS工艺技术。其单元尺寸小:5.2μm×8.5μm,芯片尺寸为6.15mm×15.21mm。通过采用新的电路技术,得到了15ns的快速存取时间。该技术为。一个PMOS负载译码器,一个三级动态增益控制读出放大器,并结合补偿技术及反馈电容技术。电路的动态电流较低,在20MHz时为50mA,静态电流也低,对TTL为15mA,而CMOS则为2μA。
展开更多
关键词
CMOS
SRAM
静态存贮器
1兆位
下载PDF
职称材料
题名
一种15ns的1兆位CMOS SRAM
1
作者
katsuros
李祥
出处
《微电子技术》
1995年第6期24-31,共8页
文摘
我们研制了一种256k字×4位结构体1兆位CMOS静态存贮器,它的制造是采用0.8μm双层多晶、双层铝、双阱CMOS工艺技术。其单元尺寸小:5.2μm×8.5μm,芯片尺寸为6.15mm×15.21mm。通过采用新的电路技术,得到了15ns的快速存取时间。该技术为。一个PMOS负载译码器,一个三级动态增益控制读出放大器,并结合补偿技术及反馈电容技术。电路的动态电流较低,在20MHz时为50mA,静态电流也低,对TTL为15mA,而CMOS则为2μA。
关键词
CMOS
SRAM
静态存贮器
1兆位
分类号
TN386.1 [电子电信—物理电子学]
TP333.03 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
一种15ns的1兆位CMOS SRAM
katsuros
李祥
《微电子技术》
1995
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部