期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
用分离栅极闪存单元实现可编程逻辑阵列
1
作者 Henry Om’mani Mandana Tadayoni +2 位作者 Nitya Thota Ian Yue nhan do 《中国集成电路》 2014年第12期50-53,共4页
我们开发了一种新型可配置逻辑阵列测试结构,它采用高度可伸缩且兼具功耗低和配置时间短两大优势的第3代分离栅极闪存单元。此分离栅极Super Flash配置元件(SCE)已通过90nm嵌入式闪存技术进行了演示。得到的SCE消除了对深奥的制造工... 我们开发了一种新型可配置逻辑阵列测试结构,它采用高度可伸缩且兼具功耗低和配置时间短两大优势的第3代分离栅极闪存单元。此分离栅极Super Flash配置元件(SCE)已通过90nm嵌入式闪存技术进行了演示。得到的SCE消除了对深奥的制造工艺、检测和SRAM电路的需求,并缩短了可编程阵列(PA)(例如,FPGA和CPLD)的配置时间。此外,SCE本身还具有SST分离栅极闪存技术的优点,包括紧凑的区域、低电压读操作、低功耗多晶硅间(pol y-t o-pol y)擦除、源极侧通道热电子(SSCHE)注入编程机制以及超高的可靠性。 展开更多
关键词 CPLD FPGA 可编程逻辑阵列 分离栅极闪存
下载PDF
Erase voltage impact on 0.18μm triple self-aligned split-gate flash memory endurance
2
作者 董耀旗 孔蔚然 +2 位作者 nhan do 王序伦 李荣林 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2010年第6期74-77,共4页
The erase voltage impact on the 0.18μm triple self-aligned split-gate flash endurance is studied.An optimized erase voltage is necessary in order to achieve the best endurance.A lower erase voltage can cause more cel... The erase voltage impact on the 0.18μm triple self-aligned split-gate flash endurance is studied.An optimized erase voltage is necessary in order to achieve the best endurance.A lower erase voltage can cause more cell current degradation by increasing its sensitivity to the floating gate voltage drop,which is induced by tunnel oxide charge trapping during program/erase cycling.A higher erase voltage also aggravates the endurance degradation by introducing select gate oxide charge trapping.A progressive erase voltage method is proposed and demonstrated to better balance the two degradation mechanisms and thus further improve endurance performance. 展开更多
关键词 split-gate flash ENDURANCE erase voltage
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部