期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
漂移区为线性掺杂的高压薄膜SOI器件的研制 被引量:5
1
作者 张盛东 韩汝琦 +1 位作者 tommylai JohnnySin 《电子学报》 EI CAS CSCD 北大核心 2001年第2期164-167,共4页
给出了漂移区为线性掺杂的高压薄膜SOI器件的设计原理和方法 .在Si膜厚度为 0 15 μm、隐埋氧化层厚度为 2 μm的SOI硅片上进行了LDMOS晶体管的制作 .首次对薄膜SOI功率器件的击穿电压与线性掺杂漂移区的杂质浓度梯度的关系进行了实验... 给出了漂移区为线性掺杂的高压薄膜SOI器件的设计原理和方法 .在Si膜厚度为 0 15 μm、隐埋氧化层厚度为 2 μm的SOI硅片上进行了LDMOS晶体管的制作 .首次对薄膜SOI功率器件的击穿电压与线性掺杂漂移区的杂质浓度梯度的关系进行了实验研究 .通过对漂移区掺杂剂量的优化 ,所制成的漂移区长度为 5 0 μm的LDMOS晶体管呈现了高达 6 12V的击穿电压 . 展开更多
关键词 薄膜SOI 半导体器件 线性掺杂 漂移区
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部