期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于单光子雪崩二极管的成像技术综述
1
作者 王哲 田娜 +6 位作者 杨旭 冯鹏 窦润江 于双铭 刘剑 吴南健 刘力源 《集成电路与嵌入式系统》 2024年第5期10-25,共16页
单光子成像技术涉及半导体工艺、光电器件以及集成电路设计等多个方面,基于单光子雪崩二极管的成像技术具有高动态二维灰度成像、高精度三维成像和荧光寿命成像能力,在安防监控、自动驾驶和生物医疗等领域具有广阔的应用前景。伴随着半... 单光子成像技术涉及半导体工艺、光电器件以及集成电路设计等多个方面,基于单光子雪崩二极管的成像技术具有高动态二维灰度成像、高精度三维成像和荧光寿命成像能力,在安防监控、自动驾驶和生物医疗等领域具有广阔的应用前景。伴随着半导体工艺技术的飞速发展,单光子成像技术有望成为应用广泛的下一代视觉感知技术。本文对基于单光子雪崩二极管的成像技术进行了系统的介绍,包括单光子雪崩二极管器件、单光子成像涉及的关键电路以及二维灰度和时间分辨单光子图像传感器的最新研究进展。 展开更多
关键词 单光子雪崩二极管 CMOS图像传感器 单光子成像 三维成像 荧光寿命成像
下载PDF
基于视觉处理器芯片的遥感图像智能处理系统设计与验证
2
作者 于双铭 武文波 +3 位作者 窦润江 刘力源 刘剑 吴南健 《航天返回与遥感》 CSCD 北大核心 2023年第5期54-64,共11页
随着遥感卫星成像技术向高分辨率、高帧率的方向快速发展,星上遥感图像处理技术面临海量数据处理速度慢、有效信息提取能力不足、载荷功耗高等瓶颈问题。文章提出一种面向星上处理的遥感图像智能处理系统,系统架构设计基于一款边缘型视... 随着遥感卫星成像技术向高分辨率、高帧率的方向快速发展,星上遥感图像处理技术面临海量数据处理速度慢、有效信息提取能力不足、载荷功耗高等瓶颈问题。文章提出一种面向星上处理的遥感图像智能处理系统,系统架构设计基于一款边缘型视觉处理器芯片,该芯片为可重构并行处理器架构,可通过指令编程兼容支持图像预处理算法、计算机视觉算法和深度学习神经网络算法。基于算法-硬件协同设计思想,对图像处理算法进行了剪枝和量化等压缩优化,在芯片上实现算法的高效部署。搭建基于视觉处理器芯片的遥感图像智能处理系统,进行实验验证。结果表明,该系统能够完成对遥感图像的实时目标检测等智能化处理,系统处理能力达到200 M像素/s,芯片峰值计算能效达到2×1012次/W(300 MHz时)。 展开更多
关键词 遥感图像 图像处理 视觉处理器 深度学习神经网络
下载PDF
无源温度标签中的超低功耗CMOS温度传感器设计 被引量:2
3
作者 冯鹏 邓元明 +5 位作者 伯林 刘力源 于双铭 李贵柯 王开友 吴南健 《半导体技术》 CAS CSCD 北大核心 2018年第8期572-578,602,共8页
设计了一种适用于无源超高频(UHF)温度标签的超低功耗CMOS温度传感器电路。该电路利用衬底pnp晶体管产生随温度变化的电压信号,同时采用了逐次逼近寄存器(SAR)转换和Σ-Δ调制相结合的模拟数字转换方式。为了降低电源电压波动以及... 设计了一种适用于无源超高频(UHF)温度标签的超低功耗CMOS温度传感器电路。该电路利用衬底pnp晶体管产生随温度变化的电压信号,同时采用了逐次逼近寄存器(SAR)转换和Σ-Δ调制相结合的模拟数字转换方式。为了降低电源电压波动以及采样电容电荷泄漏对传感器测温精度的不利影响,提出了一种具有漏电保护机制的采样电路。基于0.18μm CMOS工艺设计实现了该传感器的电路和版图,其中版图面积为550μm×450μm,并利用Cadence Spectre仿真工具对电路进行了仿真。仿真结果表明,在-40~125℃,传感器的系统误差为-1.4~2.0℃,测温分辨率达到0.02℃;在1.2~2.6 V电源电压内,传感器输出温度波动小于0.3℃;在1.2 V电源电压下传感器电路(不含控制逻辑及数字滤波器)的功耗仅为2.4μW。 展开更多
关键词 互补金属氧化物半导体(CMOS) 温度传感器 超低功耗 无源 温度标签
下载PDF
用于实时目标检测的高速可编程视觉芯片 被引量:3
4
作者 李鸿龙 杨杰 +4 位作者 张忠星 罗迁 于双铭 刘力源 吴南健 《红外与激光工程》 EI CSCD 北大核心 2020年第5期185-194,共10页
视觉芯片是一种高速、低功耗的智能视觉处理系统芯片,在生产生活中有广阔的应用前景。文中提出了一种新型的可编程视觉芯片架构,该架构的设计考虑了传统计算机视觉算法和卷积神经网络的运算特点,使其能够同时高效地支持这两类算法。该... 视觉芯片是一种高速、低功耗的智能视觉处理系统芯片,在生产生活中有广阔的应用前景。文中提出了一种新型的可编程视觉芯片架构,该架构的设计考虑了传统计算机视觉算法和卷积神经网络的运算特点,使其能够同时高效地支持这两类算法。该视觉芯片集成了可编程的多层次并行处理阵列、高速数据传输通路和系统控制模块,并采用65 nm标准CMOS工艺制程流片。测试结果表明:视觉芯片在200 MHz系统时钟下达到413GOPS的峰值运算性能,能够高效地完成包括完成人脸识别、目标检测等多种计算机视觉和人工智能算法。该视觉芯片在可编程度、运算性能以及能耗效率等方面都大大超越了其他视觉芯片。 展开更多
关键词 视觉芯片 目标检测 卷积神经网络 可编程阵列
下载PDF
超快电荷转移的大尺寸PPD像素器件设计 被引量:2
5
作者 顾超 冯鹏 +5 位作者 尹韬 于双铭 窦润江 刘力源 刘剑 吴南健 《半导体光电》 CAS 北大核心 2021年第2期196-200,206,共6页
面向微光环境的高时间分辨成像需求,基于CMOS图像传感器工艺,设计并仿真验证了一种具有三角形状梯度掺杂且浮置扩散区域中置的超快电荷转移大尺寸光电二极管(PPD)像素器件。它通过N埋层掺杂形状和梯度掺杂设计增强光生电荷传输路径的电... 面向微光环境的高时间分辨成像需求,基于CMOS图像传感器工艺,设计并仿真验证了一种具有三角形状梯度掺杂且浮置扩散区域中置的超快电荷转移大尺寸光电二极管(PPD)像素器件。它通过N埋层掺杂形状和梯度掺杂设计增强光生电荷传输路径的电势梯度,加速光生电荷从N埋层感光区域向电荷存储区域的转移。同时通过对传输管沟道的梯度掺杂,减小了沟道反弹电荷的水平,有效提升了光生电荷转移效率。仿真结果表明,三角形枝状的圆形像素器件在30000个电荷的情况下,在电荷转移效率达到99.9%时,电荷转移时间为1ns,同时其反弹电荷水平在1e^(-)以下。该PPD像素器件可用于微光环境下的高时间分辨率成像。 展开更多
关键词 PPD像素器件 大尺寸像素器件 超快电荷转移 高时间分辨率
下载PDF
A Low Power Non-Volatile LR-WPAN Baseband Processor with Wake-Up Identification Receiver
6
作者 yu shuangming FENG Peng WU Nanjian 《China Communications》 SCIE CSCD 2016年第1期33-46,共14页
The paper proposes a low power non-volatile baseband processor with wake-up identification(WUI) receiver for LR-WPAN transceiver.It consists of WUI receiver,main receiver,transmitter,non-volatile memory(NVM) and power... The paper proposes a low power non-volatile baseband processor with wake-up identification(WUI) receiver for LR-WPAN transceiver.It consists of WUI receiver,main receiver,transmitter,non-volatile memory(NVM) and power management module.The main receiver adopts a unified simplified synchronization method and channel codec with proactive Reed-Solomon Bypass technique,which increases the robustness and energy efficiency of receiver.The WUI receiver specifies the communication node and wakes up the transceiver to reduce average power consumption of the transceiver.The embedded NVM can backup/restore the states information of processor that avoids the loss of the state information caused by power failure and reduces the unnecessary power of repetitive computation when the processor is waked up from power down mode.The baseband processor is designed and verified on a FPGA board.The simulated power consumption of processor is 5.1uW for transmitting and 28.2μW for receiving.The WUI receiver technique reduces the average power consumption of transceiver remarkably.If the transceiver operates 30 seconds in every 15 minutes,the average power consumption of the transceiver can be reduced by two orders of magnitude.The NVM avoids the loss of the state information caused by power failure and energy waste caused by repetitive computation. 展开更多
关键词 LR-WPAN 基带处理器 接收机 低功率 非挥发性 识别 非易失性存储器 电源管理模块
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部