期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
32位高速浮点乘法器优化设计
被引量:
2
1
作者
周德金
孙锋
于宗光
《半导体技术》
CAS
CSCD
北大核心
2007年第10期871-874,共4页
设计了一种用于频率为200 MHz的32位浮点数字信号处理器(DSP)中的高速乘法器。采用修正Booth算法与Wallace压缩树结合结构完成Carry Sum形式的部分积压缩,再由超前进位加法器求得乘积。对乘法器中的4-2压缩器进行了优化设计,压缩单元完...
设计了一种用于频率为200 MHz的32位浮点数字信号处理器(DSP)中的高速乘法器。采用修正Booth算法与Wallace压缩树结合结构完成Carry Sum形式的部分积压缩,再由超前进位加法器求得乘积。对乘法器中的4-2压缩器进行了优化设计,压缩单元完成部分积压缩的时间仅为1.47 ns,乘法器延迟时间为3.5 ns。
展开更多
关键词
浮点乘法器
BOOTH编码
4-2压缩器
超前进位加法器
下载PDF
职称材料
题名
32位高速浮点乘法器优化设计
被引量:
2
1
作者
周德金
孙锋
于宗光
机构
江南大学信息工程学院
中国电子科技集团公司第五十八研究所
出处
《半导体技术》
CAS
CSCD
北大核心
2007年第10期871-874,共4页
基金
国防科技重点实验室基金资助项目(51433020105DZ6802)
文摘
设计了一种用于频率为200 MHz的32位浮点数字信号处理器(DSP)中的高速乘法器。采用修正Booth算法与Wallace压缩树结合结构完成Carry Sum形式的部分积压缩,再由超前进位加法器求得乘积。对乘法器中的4-2压缩器进行了优化设计,压缩单元完成部分积压缩的时间仅为1.47 ns,乘法器延迟时间为3.5 ns。
关键词
浮点乘法器
BOOTH编码
4-2压缩器
超前进位加法器
Keywords
floating-point multiplier
booth-encoding
4-2 compressor
carry look-ahead adder(CLA)
分类号
TN332.22 [电子电信—物理电子学]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
32位高速浮点乘法器优化设计
周德金
孙锋
于宗光
《半导体技术》
CAS
CSCD
北大核心
2007
2
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部