期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
高压级联SVG电流PR控制策略 被引量:1
1
作者 张家涛 刘孟棋 +3 位作者 张文祥 王耀强 万卿 施璇 《现代电子技术》 北大核心 2024年第4期85-90,共6页
对SVG在出现无功阶跃扰动时的补偿控制进行深入研究。SVG在无功功率调节时,如果出现阶跃扰动,无功功率的调节会直接影响有功功率的调节,这是因为传统的旋转坐标系控制方法对于有功功率和无功功率的控制环路之间存在耦合关系。为此,文中... 对SVG在出现无功阶跃扰动时的补偿控制进行深入研究。SVG在无功功率调节时,如果出现阶跃扰动,无功功率的调节会直接影响有功功率的调节,这是因为传统的旋转坐标系控制方法对于有功功率和无功功率的控制环路之间存在耦合关系。为此,文中引入了有功和无功的解耦控制。另外,无功的阶跃信号会引起直流母线电压的突变,故将直流分量引入装置侧输出电流的值,并将这个直流分量滤除,保证控制的稳定性。最后在仿真的基础上,以光伏电站为背景对所提方法进行现场验证,结果充分证明了该算法的有效性。 展开更多
关键词 高压级联SVG PR控制器 解耦控制 补偿控制 控制输出电流 无功功率 有功功率
下载PDF
应用于频率合成器的宽分频比CMOS可编程分频器设计 被引量:5
2
作者 鞠英 文光俊 杨拥军 《现代电子技术》 2011年第4期162-165,共4页
提出一种应用于射频频率合成器的宽分频比可编程分频器设计。该分频器采用脉冲吞吐结构,可编程计数器和吞脉冲计数器都采用改进的CMOS源极耦合(SCL)逻辑结构的模拟电路实现,相对于采用数字电路实现降低了电路的噪声和减少了版图面积... 提出一种应用于射频频率合成器的宽分频比可编程分频器设计。该分频器采用脉冲吞吐结构,可编程计数器和吞脉冲计数器都采用改进的CMOS源极耦合(SCL)逻辑结构的模拟电路实现,相对于采用数字电路实现降低了电路的噪声和减少了版图面积。同时,对可编程分频器中的检测和置数逻辑做了改进,提高分频器的工作频率及稳定性。最后,采用TSMC的0.13μm CMOS工艺,利用Cadence Spectre工具进行仿真,在4.5 GHz频率下,该分频器可实现200515的分频比,整个功耗不超过19 mW,版图面积为106μm×187μm。 展开更多
关键词 可编程分频器 吞脉冲结构 4/5预分频器 检测和置数逻辑
下载PDF
具有小步进和低相噪的频率合成器的设计 被引量:3
3
作者 蒋佳男 马忠松 《现代电子技术》 北大核心 2018年第16期9-12,共4页
为了设计具有小步进和低相噪的频率合成器,分析了直接式、锁相式和直接数字式频率合成器的优缺点,以及结合锁相环与直接数字式频率合成器的多种设计方案。在此基础上,使用DDS激励PLL的频率合成技术,设计了满足多种指标的频率合成器。该... 为了设计具有小步进和低相噪的频率合成器,分析了直接式、锁相式和直接数字式频率合成器的优缺点,以及结合锁相环与直接数字式频率合成器的多种设计方案。在此基础上,使用DDS激励PLL的频率合成技术,设计了满足多种指标的频率合成器。该合成器的步进是1 Hz,当频率是10 k Hz时,合成器的相位噪声低于-90 d Bc/Hz,同时其输出带宽较大。 展开更多
关键词 频率合成 锁相环 低相噪 小步进 频率合成器 杂散
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部