期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的高速同步HDLC通信控制器设计 被引量:5
1
作者 陈晨 李志来 +1 位作者 徐伟 金光 《电子设计工程》 2010年第8期175-178,共4页
高级数据链路控制HDLC协议是一种面向比特的链路层协议,具有同步传输数据、冗余度低等特点,是在通信领域中应用最广泛的链路层协议之一。提出实现HDLC通信协议的主要模块——CRC校验模块及‘0’比特插入模块的FPGA实现方法。CRC校验模... 高级数据链路控制HDLC协议是一种面向比特的链路层协议,具有同步传输数据、冗余度低等特点,是在通信领域中应用最广泛的链路层协议之一。提出实现HDLC通信协议的主要模块——CRC校验模块及‘0’比特插入模块的FPGA实现方法。CRC校验模块采用状态机设计方法,而‘0’比特插入模块是利用FIFO实现,为HDLC通信控制器的设计提供新的思路。该方法已在Spartan3s400开发板上实现,并能正确传输。 展开更多
关键词 HDLC协议 CRC校验 '0’比特插入 FPGA
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部