期刊文献+
共找到32篇文章
< 1 2 >
每页显示 20 50 100
集成电路固有失效机理的可靠性评价综述
1
作者 章晓文 周斌 +1 位作者 牛皓 林晓玲 《集成电路与嵌入式系统》 2024年第7期1-11,共11页
ULSI/VLSI集成电路芯片的可靠性既与设计有关,也与工艺加工过程有关,即芯片的可靠性是设计进去、制造出来。设计是集成电路芯片可靠性的基础,工艺制造是集成电路芯片可靠性的实现。要使超大规模集成电路在特定的寿命期间内能够稳定地工... ULSI/VLSI集成电路芯片的可靠性既与设计有关,也与工艺加工过程有关,即芯片的可靠性是设计进去、制造出来。设计是集成电路芯片可靠性的基础,工艺制造是集成电路芯片可靠性的实现。要使超大规模集成电路在特定的寿命期间内能够稳定地工作,必须对影响集成电路芯片可靠性的固有失效机理进行评价。评价的目的是确定磨损失效的机理,通过改进设计和工艺加工水平确保集成电路芯片在整个产品寿命期间有良好的可靠性。本文梳理了国内外集成电路芯片固有失效机理的可靠性评价标准,阐述了这些固有失效机理的产生机制,总结了不同固有失效机理的试验方法,提出了固有失效机理的可靠性评价要求。这些标准、方法和可靠性评价要求具有很强的时效性,集成电路芯片固有失效机理的可靠性评价将在工艺开发、建库及工程服务中发挥作用,并有助于推动国内合格生产线认证的开展。 展开更多
关键词 ULSI/vlsi集成电路芯片 固有失效机理 可靠性评价标准 可靠性试验方法
下载PDF
基于边界扫描技术的VLSI芯片互连电路测试研究 被引量:5
2
作者 王隆刚 李桂祥 杨江平 《计算机测量与控制》 CSCD 2003年第4期247-249,253,共4页
对VLSI芯片互连电路测试过程数学描述模型及测试原理进行了研究 ,在此基础上提出了一种基于边界扫描技术的VLSI芯片互连电路测试实现方案。以PC机为测试平台的测试实验结果表明 :该方案成功地完成了边界扫描机制试验电路板上互连电路的... 对VLSI芯片互连电路测试过程数学描述模型及测试原理进行了研究 ,在此基础上提出了一种基于边界扫描技术的VLSI芯片互连电路测试实现方案。以PC机为测试平台的测试实验结果表明 :该方案成功地完成了边界扫描机制试验电路板上互连电路的桥接、S -A -1型、S -A 展开更多
关键词 超大规模集成电路 vlsi 芯片互连 电路测试 边界扫描
下载PDF
千兆以太网与超高速VLSI技术 被引量:3
3
作者 赵文虎 王志功 《计算机工程与应用》 CSCD 北大核心 2002年第6期177-178,192,共3页
文章对千兆以太网传输系统及其采用的新技术进行分析。讨论传输系统中关键电路的工作原理和实现技术,并基于世界研究的最新动态对千兆以太网的发展进行了展望。
关键词 千兆以太网 载波扩展 超大规模集成电路 系统芯片 vlsi
下载PDF
VLSI芯片的可测试性、可调试性、可制造性和可维护性设计 被引量:6
4
作者 沈理 《计算机工程与科学》 CSCD 2003年第1期92-97,共6页
CMOS器件进入深亚微米阶段,VLSI集成电路(IC)继续向高集成度、高速度、低功耗发展,使得IC在制造、设计、封装、测试上都面临新的挑战。测试已从IC设计流程的后端移至前端,VLSI芯片可测试性设计已成为IC设计中必不可少的一部分。本文介... CMOS器件进入深亚微米阶段,VLSI集成电路(IC)继续向高集成度、高速度、低功耗发展,使得IC在制造、设计、封装、测试上都面临新的挑战。测试已从IC设计流程的后端移至前端,VLSI芯片可测试性设计已成为IC设计中必不可少的一部分。本文介绍近几年来VLSI芯片可测试性设计的趋势,提出广义可测试性设计(TDMS技术)概念,即可测试性、可调试性、可制造性和可维护性设计,并对可调试性设计方法学和广义可测试性设计的系统化方法作了简单介绍。 展开更多
关键词 vlsi芯片 可测试性 可调试性 可制造性 可维护性 设计 超大规模集成电路
下载PDF
VLSI设计中一种新型的功能验证方法 被引量:3
5
作者 任宇 王以伍 《微计算机信息》 北大核心 2006年第12Z期285-287,共3页
本文在研究了传统的VLSI设计中采用的功能验证方法后,分析了各种方法的特点和不足之处。提出了一种新型的适合于大规模集成电路功能验证的新方法,详细介绍了这种功能验证方法的度量进度机制和验证完备性判断依据,并给出了这种新方法的... 本文在研究了传统的VLSI设计中采用的功能验证方法后,分析了各种方法的特点和不足之处。提出了一种新型的适合于大规模集成电路功能验证的新方法,详细介绍了这种功能验证方法的度量进度机制和验证完备性判断依据,并给出了这种新方法的操作流程和关键点。 展开更多
关键词 功能验证 vlsi ASIC 芯片
下载PDF
具有拥塞缓解策略的动态虚拟通道研究及其VLSI实现 被引量:8
6
作者 赖明澈 王志英 +1 位作者 郭建军 戴葵 《计算机学报》 EI CSCD 北大核心 2008年第11期2026-2037,共12页
虚拟通道技术改善了片上网络性能,却带来了巨大的面积与功耗开销.通过分析静态虚拟通道的不足,提出了基于拥塞缓解策略的动态虚拟通道结构.它采用链表方式组织缓冲,可以自动调整通道结构来适应各种流量负载:在较低流量下,该结构扩展通... 虚拟通道技术改善了片上网络性能,却带来了巨大的面积与功耗开销.通过分析静态虚拟通道的不足,提出了基于拥塞缓解策略的动态虚拟通道结构.它采用链表方式组织缓冲,可以自动调整通道结构来适应各种流量负载:在较低流量下,该结构扩展通道队列深度,减小了报文传输延迟;在较高流量下,它增加虚拟通道数量,消除队列头阻塞与通道不足阻塞,并缓解拥塞现象发生,减少流反馈次数,提高了网络吞吐率.在90nm CMOS工艺下完成了DVC路由器的VLSI设计,与传统路由器相比,不仅改善了报文传输延迟与吞吐率,而且有效降低了面积与功耗开销. 展开更多
关键词 片上网络 虚拟通道 延迟 吞吐率 vlsi实现
下载PDF
边界扫描技术及其在VLSI芯片互连电路测试中的应用
7
作者 倪军 《皖西学院学报》 2006年第5期59-62,共4页
本文介绍了支持JTAG标准的IC芯片结构、以PC机作平台,针对由两块Xilinx公司的xc9572_pc84芯片所互连的PCB板,结合边界扫描技术,探讨了芯片级互连故障的测试与诊断策略。体现了边界扫描技术对于芯片互连故障测试检验效率高,控制简单方便... 本文介绍了支持JTAG标准的IC芯片结构、以PC机作平台,针对由两块Xilinx公司的xc9572_pc84芯片所互连的PCB板,结合边界扫描技术,探讨了芯片级互连故障的测试与诊断策略。体现了边界扫描技术对于芯片互连故障测试检验效率高,控制简单方便,易于实现的优越性。 展开更多
关键词 JTAG标准 边界扫描技术 芯片级互连测试 超大规模集成电路 故障诊断 可测性设计
下载PDF
基于边界扫描技术的VLSI芯片测试系统的设计与实现
8
作者 孙东 缪栋 张庆雅 《现代电子技术》 1998年第7期6-8,共3页
90年代发展起来的边界扫描测试技术的推广应用引起测试设备和测试系统的重大变革,边界扫描测试技术正日益成为超大规模集成电路的主流测试技术。介绍一个基于边界扫描技术的VLSI芯片测试系统的设计思想、体系结构及硬件、软件的... 90年代发展起来的边界扫描测试技术的推广应用引起测试设备和测试系统的重大变革,边界扫描测试技术正日益成为超大规模集成电路的主流测试技术。介绍一个基于边界扫描技术的VLSI芯片测试系统的设计思想、体系结构及硬件、软件的实现。 展开更多
关键词 边界扫描 测试系统 vlsi芯片
下载PDF
Random testing for system-level functional verification of system-on-chip 被引量:4
9
作者 Ma Qinsheng Cao Yang +1 位作者 Yang Jun Wang Min 《Journal of Systems Engineering and Electronics》 SCIE EI CSCD 2009年第6期1378-1383,共6页
In order to deal with the limitations during the register transfer level verification, a new functional verification method based on the random testing for the system-level of system-on-chip is proposed.The validity o... In order to deal with the limitations during the register transfer level verification, a new functional verification method based on the random testing for the system-level of system-on-chip is proposed.The validity of this method is proven theoretically.Specifically, testcases are generated according to many approaches of randomization.Moreover, the testbench for the system-level verification according to the proposed method is designed by using advanced modeling language.Therefore, under the circumstances that the testbench generates testcases quickly, the hardware/software co-simulation and co-verification can be implemented and the hardware/software partitioning planning can be evaluated easily.The comparison method is put to use in the evaluation approach of the testing validity.The evaluation result indicates that the efficiency of the partition testing is better than that of the random testing only when one or more subdomains are covered over with the area of errors, although the efficiency of the random testing is generally better than that of the partition testing.The experimental result indicates that this method has a good performance in the functional coverage and the cost of testing and can discover the functional errors as soon as possible. 展开更多
关键词 vlsi circuit VERIFICATION random process FUNCTION TESTING SYSTEM-ON-chip system-level.
下载PDF
基于GF(2^n)的ECC协处理器芯片设计 被引量:3
10
作者 蒋林 章倩苓 谢晓燕 《微电子学与计算机》 CSCD 北大核心 2003年第9期50-54,共5页
文章讨论了定义在GaloisField(GF)2有限域上椭圆曲线密码体制(ECC)协处理器芯片的设计。首先在详细分析基于GF(2n)ECC算法的基础上提取了最基本和关键的运算,并提出了通过协处理器来完成关键运算步骤,主处理器完成其它运算的ECC加/解密... 文章讨论了定义在GaloisField(GF)2有限域上椭圆曲线密码体制(ECC)协处理器芯片的设计。首先在详细分析基于GF(2n)ECC算法的基础上提取了最基本和关键的运算,并提出了通过协处理器来完成关键运算步骤,主处理器完成其它运算的ECC加/解密实现方案。其次,进行了加密协处理器体系结构设计,在综合考虑面积、速度、功耗的基础上选择了全串行方案来实现GF(2n)域上的乘和加运算。然后,讨论了加密协处理器芯片的电路设计和仿真、验证问题。最后讨论了芯片的物理设计并给出了样片的测试结果。 展开更多
关键词 ECC 协处理器芯片 设计 GF(2^n) 椭圆曲线密码体制 公钥密码体制
下载PDF
动态参数模型确定SoC中异步FIFO深度的方法 被引量:5
11
作者 王剑 王宏 杨志家 《电子科技大学学报》 EI CAS CSCD 北大核心 2009年第3期447-450,共4页
针对超大规模集成电路和片上系统设计中确定异步FIFO浓度的问题,根据异步FIFO运行时的属性提出FIFO动态参数模型,该模型包括FIFO饱和度、写入端和读出端数据传输率及上溢/下溢频率。在该模型的基础之上,分析异步FIFO的深度与动态参数之... 针对超大规模集成电路和片上系统设计中确定异步FIFO浓度的问题,根据异步FIFO运行时的属性提出FIFO动态参数模型,该模型包括FIFO饱和度、写入端和读出端数据传输率及上溢/下溢频率。在该模型的基础之上,分析异步FIFO的深度与动态参数之间的关系,采用功能仿真方法确定片上系统中异步模块之间数据传输所需FIFO的深度。对典型实例的分析表明,采用这种方法能够在保证系统数据通信性能的前提下,获得最小的FIFO深度,优化系统资源的使用。 展开更多
关键词 异步FIFO FIFO深度 片上系统 超大规模集成电路
下载PDF
DPA方法对加密系统的FPGA旁路攻击研究 被引量:6
12
作者 周开民 陈开颜 +2 位作者 赵强 褚杰 张鹏 《军械工程学院学报》 2006年第2期51-54,共4页
差分功率分析(DPA)方法可有效地对加密的集成电路芯片进行攻击解密,它绕过了加解密算法繁琐的数学分析,从而获取密码和信息.以DPA攻击嵌有DES算法的芯片为例,论述了搭建实验平台,获取功率消耗数据并用统计学和密码分析学的方法推导分... 差分功率分析(DPA)方法可有效地对加密的集成电路芯片进行攻击解密,它绕过了加解密算法繁琐的数学分析,从而获取密码和信息.以DPA攻击嵌有DES算法的芯片为例,论述了搭建实验平台,获取功率消耗数据并用统计学和密码分析学的方法推导分析得出结论,从而成功破解加密系统. 展开更多
关键词 差分功率分析 数据加密标准 FPGA 超大规模集成电路芯片
下载PDF
基于神经网络的片上互连线电感提取法 被引量:3
13
作者 何剑春 严晓浪 +1 位作者 葛海通 何乐年 《微电子学》 CAS CSCD 北大核心 2002年第3期178-181,共4页
通过将具有自学习能力和记忆功能的神经网络应用于平行导体间的电感计算 ,结合移动窗口方法搜索作用域 ,实现片上互连寄生电感参数提取。仿真例子表明 ,此方法能够快速、有效地实现电感提取 ,可作为 VLSI互连线性能分析。
关键词 片上互连线 电感提取法 神经网络 vlsi 集成电路
下载PDF
芯片级系统的在线测试技术 被引量:2
14
作者 江建慧 员春欣 《计算机研究与发展》 EI CSCD 北大核心 2004年第9期1593-1603,共11页
在线测试是基本容错技术之一 把在线测试技术概括为差错控制码、重复与比较、在线监督等 3类 ,对其发展历史进行了回顾 ,重点是 2 0世纪 90年代以来的成果 ,包括芯片设计方案、原型及产品 研究结果表明 。
关键词 在线测试 高性能处理机 容错计算 vlsi芯片
下载PDF
模糊控制和模糊控制芯片 被引量:7
15
作者 沈杰 靳东明 李志坚 《电子学报》 EI CAS CSCD 北大核心 1997年第2期61-66,60,共7页
本文对模糊逻辑及模糊控制的基本概念、发展过程、应用领域进行了论述,探讨了模糊算法各个部分(模糊化、规则的选取与调整、各种算子、去模糊等)的功能和作用,介绍了目前受到广泛关注的模糊逻辑与人工神经元网络及专家系统相结合的... 本文对模糊逻辑及模糊控制的基本概念、发展过程、应用领域进行了论述,探讨了模糊算法各个部分(模糊化、规则的选取与调整、各种算子、去模糊等)的功能和作用,介绍了目前受到广泛关注的模糊逻辑与人工神经元网络及专家系统相结合的一些方法,最后讨论了各种模糊控制的实现方法以及各种模糊控制芯片,特别是电流型多值模糊控制芯片的发展. 展开更多
关键词 模糊逻辑 模糊逻辑控制 vlsi 芯片
下载PDF
一种高速低功耗32位RISC微处理器的设计 被引量:1
16
作者 吉隆伟 李侠 +2 位作者 沈泊 李文宏 章倩苓 《系统工程与电子技术》 EI CSCD 北大核心 2003年第3期273-276,共4页
采用VLSI的实现方法设计了一种高速低功耗32位RISC微处理器(FDU32)。该处理器指令和接口均与ARM7TDMI兼容,通过采用新的流水线结构、冲突控制策略及低功耗的数据通路,使其在0.35靘 CMOS工艺条件下与传统ARM7TDMI相比,CPI减小11%,主频提... 采用VLSI的实现方法设计了一种高速低功耗32位RISC微处理器(FDU32)。该处理器指令和接口均与ARM7TDMI兼容,通过采用新的流水线结构、冲突控制策略及低功耗的数据通路,使其在0.35靘 CMOS工艺条件下与传统ARM7TDMI相比,CPI减小11%,主频提高67%,MIPS提高87%,数据通路功耗降低46%,仅芯片规模略有增加。此外,设计中还采取了多项措施以保证芯片工作的稳定性和鲁棒性。该处理器功能已通过FPGA验证。 展开更多
关键词 精简指令集 微处理器 片上系统 低功耗 超大规模集成电路 vlsi FDU32
下载PDF
多处理器芯片体系结构研究 被引量:1
17
作者 蒋江 张民选 《微电子学与计算机》 CSCD 北大核心 1998年第4期1-7,共7页
随着超大规模集成电路工艺和超级计算技术的发展,作者认为在单个芯片内集成多处理器系统将成为可能。本文详细讨论了多处理器芯片的分类和结构,着重阐述了同构型多处理器芯片的主要研究方向,并对同构型多处理器的可行性作出了分析。
关键词 多处理器芯片 体系结构 微处理器
下载PDF
新型的3D堆叠封装制备工艺及其实验测试
18
作者 范汉华 成立 +2 位作者 植万江 王玲 伊廷荣 《半导体技术》 CAS CSCD 北大核心 2008年第5期409-413,共5页
为了满足超大规模集成电路(VLSI)芯片高性能、多功能、小尺寸和低功耗的需求,采用了一种基于贯穿硅通孔(TSV)技术的3D堆叠式封装模型。先用深反应离子刻蚀法(DRIE)形成通孔,然后利用离子化金属电浆(IMP)溅镀法填充通孔,最后... 为了满足超大规模集成电路(VLSI)芯片高性能、多功能、小尺寸和低功耗的需求,采用了一种基于贯穿硅通孔(TSV)技术的3D堆叠式封装模型。先用深反应离子刻蚀法(DRIE)形成通孔,然后利用离子化金属电浆(IMP)溅镀法填充通孔,最后用Cu/Sn混合凸点互连芯片和基板,从而形成了3D堆叠式封装的制备工艺样本。对该样本的接触电阻进行了实验测试,结果表明,100μm^2Cu/Sn混合凸点接触电阻约为6.7mΩ,高90μm的斜通孔电阻在20~30mΩ,该模型在高达10GHz的频率下具有良好的机械和电气性能。 展开更多
关键词 超大规模集成电路 3D堆叠式封装 铜互连 贯穿硅通孔
下载PDF
SoC及其应用 被引量:9
19
作者 黄晓林 梁玉红 《广东自动化与信息工程》 2003年第3期7-10,共4页
介绍SoC和SoPC的功能特性及其应用,SoC技术的研究、发展和应用对社会信息化建设有重大意义。
关键词 超大规模集成电路 印制板 片上系统 SOC 功能特性
下载PDF
BiCMOS技术在通信领域的研究与进展 被引量:2
20
作者 成立 高平 +1 位作者 王振宇 史宜巧 《电讯技术》 北大核心 2004年第2期7-13,共7页
为了促进我国通信用高性能电子电路和各种通信ASIC新产品的设计、研制和应用,本文首先论述了性能卓越的BiCMOS技术的先进性,然后讨论了国外流行的两种BiCMOS工艺制作技术及其特殊考虑,以及在通信工程中的应用电路,最后分析了BiCMOS技术... 为了促进我国通信用高性能电子电路和各种通信ASIC新产品的设计、研制和应用,本文首先论述了性能卓越的BiCMOS技术的先进性,然后讨论了国外流行的两种BiCMOS工艺制作技术及其特殊考虑,以及在通信工程中的应用电路,最后分析了BiCMOS技术在我国高速通信、信息处理电路和系统(如CPU、SRAM、DSP、SOC和数/模混合电路等)中的应用前景和发展趋势。文中提出了运用先进的BiCMOS技术于中国通信电路和系统中的观点。 展开更多
关键词 BICMOS 通信专用集成电路 数字信号处理器 片上系统
下载PDF
上一页 1 2 下一页 到第
使用帮助 返回顶部