期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的10M/100M以太网控制器的设计 被引量:5
1
作者 程鹏 张刚 《太原理工大学学报》 CAS 北大核心 2008年第S1期27-29,共3页
介绍了一种10M/100M以太网控制器的实现方法,该控制器以FIFO作为帧缓存,通过程序设计实现10M/100M自适应,设计中采用WS接口,提高了设计的灵活行,可以实现与其他SOC的互连[1],该设计采用VerilogHDL硬件描述语言编程,基于ISE开发环境,在Xi... 介绍了一种10M/100M以太网控制器的实现方法,该控制器以FIFO作为帧缓存,通过程序设计实现10M/100M自适应,设计中采用WS接口,提高了设计的灵活行,可以实现与其他SOC的互连[1],该设计采用VerilogHDL硬件描述语言编程,基于ISE开发环境,在Xilinx公司的Spartan-Ⅲ系列FPGA XC3S1000-4-FT256C上实现。 展开更多
关键词 以太网mAC 10m/100m FPGA VERILOGHDL
下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部