期刊文献+
共找到7篇文章
< 1 >
每页显示 20 50 100
超高速模数转换器AD9224及其应用 被引量:8
1
作者 徐桂芝 张慧芬 桑在中 《国外电子元器件》 2002年第4期48-50,共3页
AD9224模数转换器的最高采样频率为40MHz,数据精度为12位。内部采用闪烁式AD及多级流水线式结构 ,因而不失码 ,使用方便、准确度高。文章介绍了高速模数转换器AD9224的性能。
关键词 模数转换器 ad9224 闪烁式AD 信噪比 差分 耦合
下载PDF
基于AD9224及FPGA的高速数据采集系统设计 被引量:3
2
作者 黄志文 扈晓兰 《工业控制计算机》 2009年第8期41-42,共2页
介绍了基于FPGA及AD9224的高速数据采集系统。该设计用AD9224来实现AD转换,用FPGA实现控制逻辑,用FIFO作为AD转换与FPGA之间的高速缓冲存储区。实现了高速数据采集、数据的快速传输和模块灵活控制三者的结合。FPGA模块设计使用VHDL语言... 介绍了基于FPGA及AD9224的高速数据采集系统。该设计用AD9224来实现AD转换,用FPGA实现控制逻辑,用FIFO作为AD转换与FPGA之间的高速缓冲存储区。实现了高速数据采集、数据的快速传输和模块灵活控制三者的结合。FPGA模块设计使用VHDL语言编写,用MAXPLUS实现软件设计和仿真验证。 展开更多
关键词 FPGA ad9224 高速数据采集
下载PDF
高速模数转换器AD9224及其应用 被引量:1
3
作者 张浩然 《集成电路通讯》 2008年第4期25-28,共4页
AD9224模数转换器的最高采样频率为40MHz,数据精度为12位。内部采用闪烁式A/D及多级流水线式结构,无失码,使用方便、准确度高。文章介绍了高速模数转换器AD9224的性能、结构及几种典型应用电路。
关键词 闪烁式A/D 信噪比 差分 耦合 ad9224
下载PDF
基于FPGA的USB虚拟示波器 被引量:8
4
作者 冯林 李莉 +2 位作者 吴振宇 金博 王善坤 《仪表技术与传感器》 CSCD 北大核心 2011年第7期59-62,共4页
介绍了一种基于FPGA和AD9224的USB虚拟示波器,该系统用AD9224实现模数转换;用FPGA实现多路开关、可变增益放大器、A/D和D/A的逻辑控制和内部FIFO高速缓存读写;控制D/A转换器实现自动换档;并通过直接控制CY7C68013A芯片实现采集板与上位... 介绍了一种基于FPGA和AD9224的USB虚拟示波器,该系统用AD9224实现模数转换;用FPGA实现多路开关、可变增益放大器、A/D和D/A的逻辑控制和内部FIFO高速缓存读写;控制D/A转换器实现自动换档;并通过直接控制CY7C68013A芯片实现采集板与上位机之间的USB数据传输;利用LabVIEW编写了上位机示波功能界面。该虚拟仪器系统实现了信号的采集、存储、传输、显示及信号处理,经实验测试性能稳定,能够满足便携性要求。 展开更多
关键词 虚拟示波器 ad9224 FPGA USB 高速信息采集 自动换档
下载PDF
基于FPGA的高速数据采集、缓存与处理系统 被引量:18
5
作者 徐祥 蒋哲 王威廉 《电子测量技术》 2013年第4期68-71,共4页
介绍了一种基于FPGA的高速实时数据采集、缓存与处理系统,该系统采用12bit A/D(AD9224),使用20MSPS采样率进行数据采集,数据采集频率为1M,将采集到的数据送入FPGA进行缓存,并做1 024点的FFT变换。该系统实现了对1M正弦信号的采样、缓存... 介绍了一种基于FPGA的高速实时数据采集、缓存与处理系统,该系统采用12bit A/D(AD9224),使用20MSPS采样率进行数据采集,数据采集频率为1M,将采集到的数据送入FPGA进行缓存,并做1 024点的FFT变换。该系统实现了对1M正弦信号的采样、缓存及FFT变换,通过Signaltap II Logic Analyzer和MATLAB验证了系统结果的正确性。该系统的设计具有很好的实时性、比较高的精度等优点,可以满足高速信号的采集和处理的需要,为从事高速信号采集和处理的相关人员提供了良好的方法和手段。 展开更多
关键词 FPGA ad9224 FFT 缓存 实时性
下载PDF
基于FPGA的TIADC并行采样系统设计 被引量:2
6
作者 简磊 陈莹莹 《电子测试》 2017年第1X期5-6,19,共3页
介绍一种基于多片ADC的时间交替并行采样设计方法以及在FPGA平台上的实现。着重阐述TIADC并行采样的增益误差、时间误差校正算法及实现。实验结果表明,TIADC并行数据采集系统的结构设计和预处理算法,能较好抑制因相位偏移、时钟抖动等... 介绍一种基于多片ADC的时间交替并行采样设计方法以及在FPGA平台上的实现。着重阐述TIADC并行采样的增益误差、时间误差校正算法及实现。实验结果表明,TIADC并行数据采集系统的结构设计和预处理算法,能较好抑制因相位偏移、时钟抖动等造成的非均匀误差。 展开更多
关键词 TIADC并行采样技术 时间非均匀误差 FARROW结构 ad9224 FPGA
下载PDF
弹光调制干涉信号高速数据采集系统 被引量:1
7
作者 蔡普照 张亚林 +1 位作者 王耀利 张瑞 《工业技术创新》 2015年第1期28-33,共6页
为有效解决弹光调制(Photoelastic Modulation)傅里叶变换光谱仪数据量大,调制干涉信号频率高,所需采集速度高的问题,提出了一种基于FPGA和模数转换器件AD9224相结合的高速数据采集方案。该方案在分析AD数据采集工作模式的基础上,在Xili... 为有效解决弹光调制(Photoelastic Modulation)傅里叶变换光谱仪数据量大,调制干涉信号频率高,所需采集速度高的问题,提出了一种基于FPGA和模数转换器件AD9224相结合的高速数据采集方案。该方案在分析AD数据采集工作模式的基础上,在Xilinx ISE 12.4的开发环境中,利用Verilog硬件描述语言编程,对数据的高速采集进行了设计输入和仿真验证,实现了AD9224在FPGA控制下的高速信号采集,采集速度为40M,通过设计采集存储控制板实现了硬件测试,验证了该设计的可行性和准确性,实现了弹光调制傅里叶变换光谱仪高速数据采集,数据的快速传输与上位机显示。 展开更多
关键词 弹光调制 高速采集 模数转换器 现场可编程门阵列 VERILOG硬件描述语言
原文传递
上一页 1 下一页 到第
使用帮助 返回顶部