期刊文献+
共找到54篇文章
< 1 2 3 >
每页显示 20 50 100
高速ADC电路的低功耗设计与优化技术
1
作者 梁亮 《无线互联科技》 2024年第13期91-93,共3页
在当今信息时代,高速模数转换器(Analog-to-Digital Converter,ADC)在数字信号处理系统中扮演着至关重要的角色,其性能直接关系到系统的整体性能和功耗。文章研究了高速ADC电路的低功耗设计和优化问题,提出了一种在电路中通过降低静态... 在当今信息时代,高速模数转换器(Analog-to-Digital Converter,ADC)在数字信号处理系统中扮演着至关重要的角色,其性能直接关系到系统的整体性能和功耗。文章研究了高速ADC电路的低功耗设计和优化问题,提出了一种在电路中通过降低静态功耗和动态功耗来实现低功耗目标的设计方法。该方法具体包括电源管理的优化、低功耗器件的采用和时钟分布的优化等技术手段。这种方法有效降低了电力消耗,同时提高了ADC性能,具有一定的实用意义。 展开更多
关键词 高速adc 低功耗设计 优化技术 电路结构 功耗优化
下载PDF
Continuous time sigma delta ADC design and non-idealities analysis 被引量:2
2
作者 袁俊 张钊锋 +4 位作者 吴俊 王超 陈珍海 钱文荣 杨银堂 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2011年第12期128-133,共6页
A wide bandwidth continuous time sigma delta ADC is implemented in 130 nm CMOS. A detailed nonidealities analysis (excess loop delay, clock jitter, finite gain and GBW, comparator offset and DAC mismatch) is perform... A wide bandwidth continuous time sigma delta ADC is implemented in 130 nm CMOS. A detailed nonidealities analysis (excess loop delay, clock jitter, finite gain and GBW, comparator offset and DAC mismatch) is performed developed in Matlab/Simulink. This design is targeted for wide bandwidth applications such as video or wireless base-stations. A third-order continuous time sigma delta modulator comprises a third-order RC operational- amplifier-based loop filter and 3-bit internal quantizer operated at 512 MHz clock frequency. The sigma delta ADC achieves 60 dB SNR and 59.3 dB SNDR over a 16-MHz signal band at an OSR of 16. The power consumption of the CT sigma delta modulator is 22 mW from the 1.2-V supply. 展开更多
关键词 adc continuous time sigma delta adc low power design sigma delta modulation
原文传递
一种基于二进制重组加权定制电容阵列的SAR ADC设计
3
作者 林金晖 王宇 王法翔 《集成电路应用》 2023年第12期18-22,共5页
阐述DAC电容阵列的不完全建立对SAR ADC的影响,设计一种基于二进制重组加权算法的SAR ADC,降低DAC电容对于建立时间和精度的要求。提出一种可变延时单元来调整比较器的时钟信号,以提高SAR ADC的转换速度。同时设计定制金属-氧化物-金属(... 阐述DAC电容阵列的不完全建立对SAR ADC的影响,设计一种基于二进制重组加权算法的SAR ADC,降低DAC电容对于建立时间和精度的要求。提出一种可变延时单元来调整比较器的时钟信号,以提高SAR ADC的转换速度。同时设计定制金属-氧化物-金属(MOM)电容,提高了电容阵列的密度,实现了线性度和面积的良好折中。基于上述技术,实现一种8bit 50Msps的SAR ADC,该电路基于SMIC0.18μm工艺实现。仿真结果表明,在1.8V电源电压和50Msps的采样频率下,电路的SNDR为47.49dB,ENOB可达7.6bit,功耗为3.6mW,有效电路面积仅为0.2141mm^(2)。 展开更多
关键词 集成电路设计 SAR adc 二进制重组冗余 定制电容
下载PDF
基于多ADC时间交织采集技术的高速数据采集系统设计
4
作者 邵成华 杨江涛 《集成电路应用》 2023年第7期392-393,共2页
阐述多ADC时间交织采集技术是实现高速数据采集系统设计的有效方法。探讨一种基于多ADC时间交织采集技术的高速数据采集系统设计方法,该方法能稳定地实现高速采集数据,可靠地应用于电子产品的设计中。
关键词 电路设计 adc 时间交织 LMS算法
下载PDF
一种适用于高温控制类应用的12位1Msps单端SAR ADC设计
5
作者 汤雁婷 《集成电路应用》 2023年第12期1-5,共5页
阐述一种在180nm CMOS技术下实现的低功耗单端12位同步逐次逼近寄存器(SAR)模数转换器(ADC)设计。通过引入冗余位抑制由于参考电压缓冲器带宽不足引入的动态误差,同时采用温度码译码器控制下级板开关逻辑,克服电容阵列失配产生的静态误... 阐述一种在180nm CMOS技术下实现的低功耗单端12位同步逐次逼近寄存器(SAR)模数转换器(ADC)设计。通过引入冗余位抑制由于参考电压缓冲器带宽不足引入的动态误差,同时采用温度码译码器控制下级板开关逻辑,克服电容阵列失配产生的静态误差,并提出一种新型参考电压缓冲器,将建立时间缩短至50ns输出稳定电压,使ADC在高温工作时依然可以快速建立转换,精度不受影响。该ADC的采样速度1MS/s,在2.7~5.5V电源下,实现了85dB的SFDR和11.8位ENOB,最高功耗5.04mW,获得了1.41pJ/转换步的优值(FoM)。 展开更多
关键词 电路设计 低功耗 单端SAR adc 温度码译码器 参考电压缓冲器 高温工作
下载PDF
高速ADC(模拟数字转换器)结构设计技术 被引量:7
6
作者 朱樟明 杨银堂 《半导体技术》 CAS CSCD 北大核心 2003年第5期65-69,共5页
系统分析了当前主流的FLASHADC、折叠式ADC、流水线ADC等各种高速ADC的结构,比较各种结构之间的优缺点,阐述了高速ADC结构的发展趋势。
关键词 adc 模拟数字转换器 结构设计 结构比较 折叠式 流水线 FLASH-adc
下载PDF
小面积、微功耗增量型Sigma-Delta ADC设计 被引量:5
7
作者 姚立斌 陈楠 韩庆林 《红外技术》 CSCD 北大核心 2015年第12期1011-1015,共5页
模拟数字转换器(ADC)是智能化传感器的一个重要组成部分。阵列型传感器应用对ADC的功耗及芯片面积都具有较高的要求,同时传感器本身特性要求ADC具有较高的精度,对阵列型传感器用ADC的设计提出了挑战。在分析各类型ADC的性能优劣势的基础... 模拟数字转换器(ADC)是智能化传感器的一个重要组成部分。阵列型传感器应用对ADC的功耗及芯片面积都具有较高的要求,同时传感器本身特性要求ADC具有较高的精度,对阵列型传感器用ADC的设计提出了挑战。在分析各类型ADC的性能优劣势的基础上,提出了应用增量型Sigma-Delta ADC来设计阵列型传感器应用。介绍了增量型Sigma-Delta ADC的架构设计以及电路设计,并在0.18?m CMOS工艺下流片。在40 k S/s的转换速度下,所设计的ADC达到了15 bit的精度,功耗为58?W,单个ADC的芯片面积为10?m×530?m。测试结果表明增量型Sigma-Delta ADC非常适合于阵列型传感器应用。 展开更多
关键词 模-数字转换器(adc) 增量型Sigma-Delta adc 微功耗电路设计
下载PDF
8位高速低功耗流水线型ADC的设计技术研究 被引量:3
8
作者 居水荣 刘敏杰 朱樟明 《电子器件》 CAS 北大核心 2015年第4期922-928,共7页
采用7级子ADC流水线结构设计了一个8位80 Msample/s的低功耗模数转换电路。为减小整个ADC的芯片面积和功耗,改善其谐波失真和噪声特性,重点考虑了第1级子ADC中MDAC的设计,将整个ADC的采样保持电路集成在第1级子ADC的MDAC中,并且采用逐... 采用7级子ADC流水线结构设计了一个8位80 Msample/s的低功耗模数转换电路。为减小整个ADC的芯片面积和功耗,改善其谐波失真和噪声特性,重点考虑了第1级子ADC中MDAC的设计,将整个ADC的采样保持电路集成在第1级子ADC的MDAC中,并且采用逐级缩放技术设计7级子ADC的电路结构,在版图设计中考虑每一级子ADC中的电容及放大器的对称性。采用0.18μm CMOS工艺,该ADC的信噪比(SNR)为49.5 d B,有效位数(ENOB)为7.98位,该ADC的芯片面积只有0.56 mm2,典型的功耗电流仅为22 m A。整个ADC性能达到设计要求。 展开更多
关键词 集成电路adc 设计技术 芯片面积 低功耗 信噪比
下载PDF
基于VHS-ADC的三相整流器高速实时仿真平台的设计 被引量:2
9
作者 黄江波 付志红 王万宝 《电子技术应用》 北大核心 2010年第9期161-164,共4页
针对目前研究三相电压型SVPWM整流器的仿真不足,提出了基于VHS-ADC高速信号处理系统构建三相电压型SVPWM整流器的高速实时仿真平台,并设计了VHS-ADC平台与主电路的通用接口板。实验验证了接口板设计的正确性,为VHS-ADC硬件在三相整流器... 针对目前研究三相电压型SVPWM整流器的仿真不足,提出了基于VHS-ADC高速信号处理系统构建三相电压型SVPWM整流器的高速实时仿真平台,并设计了VHS-ADC平台与主电路的通用接口板。实验验证了接口板设计的正确性,为VHS-ADC硬件在三相整流器回路中实现高速实时仿真奠定了基础,达到了较好的效果。 展开更多
关键词 VHS—adc 高速实时仿真平台 设计
下载PDF
用于流水线ADC的预运放-锁存比较器的分析与设计 被引量:2
10
作者 吴笑峰 刘红侠 +3 位作者 石立春 周清军 胡仕刚 匡潜玮 《湖南大学学报(自然科学版)》 EI CAS CSCD 北大核心 2008年第11期49-53,共5页
提出了一种应用于开关电容流水线模数转换器的CMOS预运放-锁存比较器.该比较器采用UMC混合/射频0.18μm 1P6M P衬底双阱CMOS工艺设计,工作电压为1.8 V.该比较器的灵敏度为0.215 mV,最大失调电压为12 mV,差分输入动态范围为1.8 V,分辨率... 提出了一种应用于开关电容流水线模数转换器的CMOS预运放-锁存比较器.该比较器采用UMC混合/射频0.18μm 1P6M P衬底双阱CMOS工艺设计,工作电压为1.8 V.该比较器的灵敏度为0.215 mV,最大失调电压为12 mV,差分输入动态范围为1.8 V,分辨率为8位,在40 M的工作频率下,功耗仅为24.4μW.基于0.18μm工艺的仿真结果验证了比较器设计的有效性. 展开更多
关键词 预运放-锁存比较器 流水线adc 踢回噪声 分析与设计
下载PDF
基于DSPs应用系统的ADC设计
11
作者 赵子婴 张卫宁 《山东大学学报(工学版)》 CAS 2003年第4期417-420,424,共5页
在介绍TLC5 5 10高速A D转换器的结构及工作原理的基础上 ,分析了高速DSPs(数字信号处理器 )应用系统设计中的A D转换接口问题 ,并特别就DSPs与ADC芯片的运行速度匹配问题及应用系统的软、硬件设计进行了论述 .
关键词 DSPS adc 接口设计 A/D转换器 数字信号处理器
下载PDF
12位单斜式线性放电ADC芯片设计
12
作者 魏微 陆卫国 王铮 《核电子学与探测技术》 CAS CSCD 北大核心 2010年第3期301-307,共7页
随着新型探测器的不断发展,对读出电子学的密集度和集成度要求越来越高。论文以传统线性放电ADC为基础,针对多通道读出芯片的高集成度要求,完成了12bit线性放电ADC模拟部分的ASIC设计,同时通过片外FPGA对其进行控制,兼顾测量和调试上的... 随着新型探测器的不断发展,对读出电子学的密集度和集成度要求越来越高。论文以传统线性放电ADC为基础,针对多通道读出芯片的高集成度要求,完成了12bit线性放电ADC模拟部分的ASIC设计,同时通过片外FPGA对其进行控制,兼顾测量和调试上的需求。 展开更多
关键词 线性放电 adc专用集成电路 混合信号设计
下载PDF
多通道高速ADC电路PCB设计技术浅谈 被引量:5
13
作者 李军辉 简育华 袁子乔 《火控雷达技术》 2013年第3期90-94,共5页
ADC是将模拟信号转换为数字信号的芯片,它在电路系统中的作用决定了它必然和其它大量数字电路一起使用,所以在其PCB设计中除了需要考虑一般PCB设计中要注意的问题之外,还要在多方面引起特别注意,尤其是在高速应用中[1]。本文就针对多通... ADC是将模拟信号转换为数字信号的芯片,它在电路系统中的作用决定了它必然和其它大量数字电路一起使用,所以在其PCB设计中除了需要考虑一般PCB设计中要注意的问题之外,还要在多方面引起特别注意,尤其是在高速应用中[1]。本文就针对多通道高速ADC电路设计的特点,以E2V公司的EV10AQ190芯片为例,重点讨论了包含多通道高速ADC的硬件电路设计中印刷电路板布局时所必须引起注意的问题,包括数字地和模拟地,数字电源和模拟电源的处理,ADC输入信号的隔离问题,采样时钟的处理和输出信号的阻抗匹配等问题[2]。 展开更多
关键词 高速adc EV10AQ190 电磁兼容设计 隔离度 印刷电路板
下载PDF
高速ADC电路的电磁兼容设计 被引量:3
14
作者 陈慧青 江桦 +1 位作者 奚家熹 叶金来 《福建工程学院学报》 CAS 2004年第2期161-163,共3页
针对高速ADC电路设计的特点,重点讨论了包含高速ADC的硬件电路设计中印刷电路板布局时所必须引起注意的电磁兼容问题,包括数字地和模拟地、数字电源和模拟电源的隔离,ADC输入信号、输出信号的处理以及采样时钟的处理等,并给出了一个成... 针对高速ADC电路设计的特点,重点讨论了包含高速ADC的硬件电路设计中印刷电路板布局时所必须引起注意的电磁兼容问题,包括数字地和模拟地、数字电源和模拟电源的隔离,ADC输入信号、输出信号的处理以及采样时钟的处理等,并给出了一个成功布局的例子。 展开更多
关键词 模数转换器(adc) 电磁兼容设计 印刷电路板(PcB) 采样时钟 模拟地 数字地
下载PDF
单斜率ADC行为级建模与仿真 被引量:2
15
作者 王婷婷 周云 +1 位作者 于军胜 蒋亚东 《微处理机》 2011年第2期14-16,共3页
设计了一种基于Matlab Simulink的8bit单斜率型(single-slope)模数转换器(Analog-to-Digital Converter ADC)的系统模型,此模型充分考虑实际电路中存在的多种非理想效应。通过对一个8bit single-slope进行行为级仿真,对single-slope AD... 设计了一种基于Matlab Simulink的8bit单斜率型(single-slope)模数转换器(Analog-to-Digital Converter ADC)的系统模型,此模型充分考虑实际电路中存在的多种非理想效应。通过对一个8bit single-slope进行行为级仿真,对single-slope ADC的静态特性和动态特性进行了分析,得出的有效参数可以有效地指导实际电路的设计。 展开更多
关键词 单斜率adc 系统设计 行为级仿真
下载PDF
降低高速、高分辨率ADC复杂性的一种设计
16
作者 欧阳咸泰 《微机发展》 1997年第3期45-47,共3页
本文介绍了一种能降低高分辨率闪烁模/数转换器(ADC)电路复杂性的一种设计.这种高速、高分辨率ADC采用低分辨率的标准闪烁ADC板块组成,只需串联K个n位的标准闪烁ADC模块就可以构成一个k·n位高速ADC.使用本文提出的方法,可... 本文介绍了一种能降低高分辨率闪烁模/数转换器(ADC)电路复杂性的一种设计.这种高速、高分辨率ADC采用低分辨率的标准闪烁ADC板块组成,只需串联K个n位的标准闪烁ADC模块就可以构成一个k·n位高速ADC.使用本文提出的方法,可以很容易地用低分辨率的标准闪烁ADC模块实现4位和32位高速ADC. 展开更多
关键词 高速adc 模块组合设计 电路复杂性 模/数转换器
下载PDF
深亚微米Sigma-Delta ADC设计方法研究 被引量:1
17
作者 詹陈长 王勇 +2 位作者 周晓方 闵昊 周电 《固体电子学研究与进展》 CAS CSCD 北大核心 2007年第1期63-68,共6页
通过一个0.18μm CMOS工艺、低功耗Sigma-Delta ADC调制器(SDM)部分的设计研究,提出了一种深亚微米下混合信号处理系统的设计方法,论述了从系统级行为验证到电路级验证的设计流程,与传统流程相比,在行为级验证中采用了SIMULINK建模方法... 通过一个0.18μm CMOS工艺、低功耗Sigma-Delta ADC调制器(SDM)部分的设计研究,提出了一种深亚微米下混合信号处理系统的设计方法,论述了从系统级行为验证到电路级验证的设计流程,与传统流程相比,在行为级验证中采用了SIMULINK建模方法,在电路级的验证中,提出了从宏模型验证到晶体管级细电路验证这样一种新颖的设计方案,其中所提出的宏模型以6.5%的仿真时间获得97.5%的仿真精度,晶体管级电路以此指标设计,确保其一次验证通过,提高了系统设计效率。 展开更多
关键词 深亚微米 Sigma—Delta 模数转换器 混合信号 宏模型 设计方法
下载PDF
实验设计在ADC药物处方筛选中的应用 被引量:2
18
作者 杜翊 章燕珍 谭小钉 《上海医药》 CAS 2018年第1期71-75,共5页
目的:运用实验设计(DOE)方法优化抗体偶联药物(ADC)处方筛选,以得到适用于该ADC药物的较优处方。方法:利用JMP 10软件进行DOE,考察蛋白浓度、pH、蔗糖和吐温20浓度等因素对ADC药物稳定性的影响。结果:经过DOE方法的优化,得到了蛋白浓度(... 目的:运用实验设计(DOE)方法优化抗体偶联药物(ADC)处方筛选,以得到适用于该ADC药物的较优处方。方法:利用JMP 10软件进行DOE,考察蛋白浓度、pH、蔗糖和吐温20浓度等因素对ADC药物稳定性的影响。结果:经过DOE方法的优化,得到了蛋白浓度(10 mg/ml)、pH(5.0)、蔗糖浓度[6%(w/v)]和吐温20浓度[0.02%(w/v)]的优选组合。结论:DOE方法能优化处方,提高ADC药物的稳定性,为其他ADC药物的处方筛选提供了借鉴。 展开更多
关键词 实验设计 adc药物 处方筛选
下载PDF
1万t/a发泡剂ADC装置工艺设计 被引量:1
19
作者 龚旌 《化工科技》 CAS 2001年第5期41-44,共4页
发泡剂ADC是当今世界上使用量最大的橡胶和塑料发泡剂 ,目前国内主要的生产厂家都有继续扩产的计划 ,笔者仅以 1万t/a发泡剂ADC为例 ,简要地介绍了发泡剂ADC装置的工艺流程、主要设备选型与台数计算、设计中应注意的问题以及三废回收治... 发泡剂ADC是当今世界上使用量最大的橡胶和塑料发泡剂 ,目前国内主要的生产厂家都有继续扩产的计划 ,笔者仅以 1万t/a发泡剂ADC为例 ,简要地介绍了发泡剂ADC装置的工艺流程、主要设备选型与台数计算、设计中应注意的问题以及三废回收治理措施 。 展开更多
关键词 发泡剂 adc装置 偶氮二甲酰胺 工艺设计
下载PDF
年产1万t发泡剂ADC装置工艺设计 被引量:1
20
作者 龚旌 《化工设计通讯》 CAS 2002年第1期5-7,共3页
本文以年产 1万t发泡剂ADC装置为例 ,简要介绍了发泡剂ADC装置的工艺流程、主要设备选型与台数计算 ,以及水、电、蒸汽、冷冻盐水等设计方案和三废治理措施。
关键词 发泡剂adc 装置 工艺设计 设备选型 冷冻盐水
下载PDF
上一页 1 2 3 下一页 到第
使用帮助 返回顶部