-
题名基于ADF4111的数字锁相式可调频率源实现
被引量:3
- 1
-
-
作者
王大磊
王斌
-
机构
解放军信息工程大学信息工程学院
-
出处
《现代电子技术》
2010年第8期189-193,共5页
-
文摘
为了在短波接收系统中提供高精度和稳定度的可调本振,采用FPGA与频率综合器ADF4111相结合的方法,产生了范围为70~90 MHz,步进间隔1 MHz的数字锁相式可调频率源,并通过数码管将锁定后的频率值显示出来。重点阐述系统设计方案、硬件实现、主要电路单元设计。最后对本振输出进行测试,结果符合设计指标要求。该方法能根据实际工程需要改变输出信号的频率,步进间隔以及功率,使该类型电路设计能广泛应用于无线通信设备中,为设备的中频和射频电路提供高质量的本振。
-
关键词
FPGA
adf4111
频率综合器
锁相环
-
Keywords
FPGA
adf4111
frequency synthesizer
phase-locked loop
-
分类号
TN911
[电子电信—通信与信息系统]
-
-
题名ADF4111在锁相式频率源中的应用
被引量:2
- 2
-
-
作者
黄小东
习友宝
-
机构
电子科技大学电子工程学院
-
出处
《电子器件》
CAS
北大核心
2012年第6期751-754,共4页
-
文摘
为了得到射频接收机中稳定的频率源,设计了一种以ADF4111为核心的锁相式频率源,采用单片机进行控制。介绍了锁相环芯片ADF4111的基本结构、工作原理及其编程控制过程,同时介绍了环路滤波器和压控振荡器的设计。测试表明该频率源的工作频率为754 MHz~764MHz,频率步进为100kHz,相位噪声优于-90dBc/Hz@10kHz、-110 dBc/Hz@100kHz,输出功率为6dBm。
-
关键词
频率源
adf4111
锁相环
环路滤波器
压控振荡器
-
Keywords
frequency symhesizer
adf4111
PLL
loop filter
VCO
-
分类号
TN74
[电子电信—电路与系统]
-
-
题名基于ADF4111的锁相环频率合成器设计
被引量:4
- 3
-
-
作者
张珂勇
-
机构
电子科技大学
-
出处
《电子设计工程》
2012年第24期81-83,共3页
-
文摘
为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础.运用ADS(Advanced Design System2009)软件的快速设计方法。采用此方法设计了频率输出为930-960MHz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声以及相位裕度等指标均达到了设计目标。
-
关键词
锁相环
adf4111
ADS仿真
ADIsimPLL
-
Keywords
PLL
adf4111
ADS simulation
A DIsimPLL
-
分类号
TP391.9
[自动化与计算机技术—计算机应用技术]
-