期刊文献+
共找到83篇文章
< 1 2 5 >
每页显示 20 50 100
一种基于0.6μm BCD工艺的40V高压输出自稳零运算放大器
1
作者 张俊安 张传道 +3 位作者 杨法明 李超 李丹 李铁虎 《微电子学》 CAS 北大核心 2023年第5期786-793,共8页
设计实现了一种基于0.6μm BCD工艺的40 V高压输出自稳零运算放大器。该运算放大器采用了时间交织自稳零结构,实现了对输入失调电压的连续校准,同时使用40 V耐压PDMOS管和NDMOS管,实现了ClassAB结构的高压输出。运算放大器的输入级和自... 设计实现了一种基于0.6μm BCD工艺的40 V高压输出自稳零运算放大器。该运算放大器采用了时间交织自稳零结构,实现了对输入失调电压的连续校准,同时使用40 V耐压PDMOS管和NDMOS管,实现了ClassAB结构的高压输出。运算放大器的输入级和自稳零校准电路采用0.6μm普通MOS管实现,均工作在5 V电源电压下;放大级和输出级中部分晶体管采用非对称结构的40 V DMOS管,实现了高压输出。整体电路中只有DMOS管的漏源电压承受40 V的耐压,其余MOS管的各端电压均在正常的工作范围内,没有耐压超限风险。前仿真结果表明,该运算放大器在5 V和40 V双电源电压下工作正常,输入失调电压为0.78μV,输出电压范围为3.0~37.7 V,等效直流增益为142.7 dB,单位增益带宽为1.9 MHz,共模抑制比为154.8 dB,40 V电源抑制比为152.3 dB,5 V电源抑制比为134.9 dB。 展开更多
关键词 运算放大器 时间交织自稳零 高压输出 低失调 bcd工艺
下载PDF
600V高低压兼容BCD工艺及驱动电路设计 被引量:6
2
作者 蒋红利 朱玮 +1 位作者 李影 乔明 《微电子学》 CAS CSCD 北大核心 2010年第1期126-131,共6页
基于高压功率集成电路的关键参数性能要求和现有工艺条件,在国内3μmCMOS工艺基础上,开发出8~9μm薄外延上的600VLDMOS器件及高低压兼容BCD工艺,并设计出几款600V高压半桥栅驱动电路。该工艺在标准3μm工艺基础上增加N埋层、P埋层及P-... 基于高压功率集成电路的关键参数性能要求和现有工艺条件,在国内3μmCMOS工艺基础上,开发出8~9μm薄外延上的600VLDMOS器件及高低压兼容BCD工艺,并设计出几款600V高压半桥栅驱动电路。该工艺在标准3μm工艺基础上增加N埋层、P埋层及P-top层,P埋层和P阱对通隔离,形成各自独立的N-外延岛。实验测试结果表明:LDMOS管耐压达680V以上,低压NMOS、PMOS及NPN器件绝对耐压达36V以上,稳压二极管稳压值为5.3V。按该工艺进行设计流片的电路整体参数性能满足应用要求,浮动偏置电压达780V以上。 展开更多
关键词 高压半桥栅驱动电路 高低压兼容bcd工艺 双RESURF LDMOS
下载PDF
基于薄外延技术的高压BCD兼容工艺(英文) 被引量:1
3
作者 乔明 肖志强 +7 位作者 方健 郑欣 周贤达 徐静 何忠波 段明伟 张波 李肇基 《Journal of Semiconductors》 EI CAS CSCD 北大核心 2007年第11期1742-1747,共6页
针对高压应用领域,开发了一种基于薄外延技术的高压BCD兼容工艺,实现了900V高压双RESURF LD-MOS与低压CMOS,BJT器件的单片集成.与传统厚外延技术相比,工艺中n型外延层的厚度减小为9μm,因此形成pn结对通隔离的扩散处理时间被极大减小,... 针对高压应用领域,开发了一种基于薄外延技术的高压BCD兼容工艺,实现了900V高压双RESURF LD-MOS与低压CMOS,BJT器件的单片集成.与传统厚外延技术相比,工艺中n型外延层的厚度减小为9μm,因此形成pn结对通隔离的扩散处理时间被极大减小,结隔离有更小的横向扩散,节约了芯片面积,并改善了工艺的兼容性.应用此单层多晶、单层金属高压BCD兼容工艺,成功研制出一种基于耦合式电平位移结构的高压半桥栅极驱动电路,电路高端浮动偏置电压为880V. 展开更多
关键词 bcd工艺 薄外延技术 双RESURF LDMOS
下载PDF
一种新型的BCD工艺栅驱动集成电路 被引量:1
4
作者 张为 陈曙光 《北京理工大学学报》 EI CAS CSCD 北大核心 2011年第9期1080-1084,共5页
分析了高压栅极驱动集成电路热耗散产生的原因和隔离技术的特点,研制出一种新型的700VBCD工艺栅驱动集成电路.通过减小LDMOS电流和开启时间降低芯片高速工作时的发热量,配合电路设计调整了BCD工艺,解决了高功耗和地线浮动等制约其发展... 分析了高压栅极驱动集成电路热耗散产生的原因和隔离技术的特点,研制出一种新型的700VBCD工艺栅驱动集成电路.通过减小LDMOS电流和开启时间降低芯片高速工作时的发热量,配合电路设计调整了BCD工艺,解决了高功耗和地线浮动等制约其发展和应用的难题.仿真和测试结果表明,该集成电路工作在1MHz,400V时,总功耗仅为0.4W. 展开更多
关键词 功率集成电路 bcd工艺 栅驱动集成电路 横向双扩散MOS管
下载PDF
一种基于BCD工艺的高性能振荡器的设计 被引量:8
5
作者 黄可 冯全源 《微电子学》 CAS CSCD 北大核心 2009年第5期677-679,695,共4页
设计了一种基于UMC 0.6μm BCD工艺,中心频率为1MHz,占空比为90%的振荡器电路。该电路作为DC-DC电源芯片的核心模块之一,采用迟滞和恒流源充放电技术,实现了高精度和高稳定性,具有良好的可移植性。HSPICE仿真结果表明:在2.5~6V的电源... 设计了一种基于UMC 0.6μm BCD工艺,中心频率为1MHz,占空比为90%的振荡器电路。该电路作为DC-DC电源芯片的核心模块之一,采用迟滞和恒流源充放电技术,实现了高精度和高稳定性,具有良好的可移植性。HSPICE仿真结果表明:在2.5~6V的电源电压和-40℃~125℃的温度范围内,其振荡频率和占空比的偏差分别为±7%和3.1%。 展开更多
关键词 振荡器 DC-DC转换器 bcd工艺
下载PDF
可编程序控制器外部数据BCD码的输入方法介绍
6
作者 孙平 张德升 +1 位作者 王军锋 全永亮 《河南机电高等专科学校学报》 CAS 2000年第1期38-41,59,共5页
在采用可编程控制技术的电气控制系统中 ,控制数据可在系统运行时由外部设置、输入 ,文章从外部数据 BCD码拨盘地址分配 ,到数据处理 ,输出控制等 ,以简单实例介绍了程序设计思路。
关键词 bcd数码 外部输入 数据处理 实时控制 PLC
下载PDF
一种基于BCD工艺的高速低功耗电平位移电路 被引量:1
7
作者 庞振洋 王曾 +1 位作者 甄少伟 罗萍 《微电子学》 CAS CSCD 北大核心 2012年第1期63-66,共4页
提出了一种基于0.25μm BCD工艺、适用于高压降压型DC-DC转换器的新型电平位移电路。该电路使用了耐压60V的高压DMOS器件(HVNMOS、HVPMOS)、耐压5V的低压CMOS器件(LVNMOS、LVPMOS),以及耐压5V的三极管器件(BJT)。分析了降压型DC-DC转换... 提出了一种基于0.25μm BCD工艺、适用于高压降压型DC-DC转换器的新型电平位移电路。该电路使用了耐压60V的高压DMOS器件(HVNMOS、HVPMOS)、耐压5V的低压CMOS器件(LVNMOS、LVPMOS),以及耐压5V的三极管器件(BJT)。分析了降压型DC-DC转换器对电平位移电路的特殊要求;基于对两种常见电平位移电路的分析,提出了一种新型的电平位移电路。电路仿真结果显示,与之前的电路相比,新型电路结构具有响应快速、功耗低、输出电平精确、可靠性高等优点。 展开更多
关键词 bcd工艺 降压型DC-DC转换器 电平位移电路
下载PDF
BCD工艺概述 被引量:7
8
作者 陈志勇 黄其煜 龚大卫 《半导体技术》 CAS CSCD 北大核心 2006年第9期641-644,659,共5页
介绍了BCD(bipolarCMOSDMOS)的工艺原理、特点和发展前景。对BCD工艺兼容性进行了说明,着重阐述了LDMOS的工艺原理和关键工艺设计考虑。文章结合应用,指出BCD工艺朝着高压、高功率、高密度三个主要方向分化发展,并对BCD工艺的最新进展... 介绍了BCD(bipolarCMOSDMOS)的工艺原理、特点和发展前景。对BCD工艺兼容性进行了说明,着重阐述了LDMOS的工艺原理和关键工艺设计考虑。文章结合应用,指出BCD工艺朝着高压、高功率、高密度三个主要方向分化发展,并对BCD工艺的最新进展作了概述。对电源管理和显示驱动这两大市场驱动进行了分析,并对国内企业进入该领域所面临的机会与挑战作了阐述与展望。 展开更多
关键词 bcd工艺 双扩散金属氧化物半导体管 模块化 高压 高密度
下载PDF
基于0.5μm BCD工艺的欠压锁存电路设计 被引量:2
9
作者 王伟 李富华 谢卫国 《现代电子技术》 2009年第20期7-10,共4页
针对DC-DC电源管理系统中所必须的欠压锁存(UVLO)功能,提出一种改进的欠压锁存电路。所设计的电路在不使用额外的带隙基准电压源作为比较基准的情况下,实现了阈值点电位、比较器的滞回区间等参量的稳定。整个电路采用CSMC 0.5μm BCD工... 针对DC-DC电源管理系统中所必须的欠压锁存(UVLO)功能,提出一种改进的欠压锁存电路。所设计的电路在不使用额外的带隙基准电压源作为比较基准的情况下,实现了阈值点电位、比较器的滞回区间等参量的稳定。整个电路采用CSMC 0.5μm BCD工艺设计,使用HSpice软件仿真,结果表明所设计的UVLO电路具有结构简单、反应灵敏、温度漂移小、功耗低等特点。 展开更多
关键词 欠压锁存 电源管理 带隙基准 滞回区间 bcd工艺
下载PDF
基于1μm 600V BCD工艺的高压栅驱动电路 被引量:2
10
作者 黎俐 方健 《微电子学》 CAS CSCD 北大核心 2013年第4期484-487,共4页
基于低压BCD工艺,与华润上华合作开发了1μm 600VBCD工艺平台,可以集成600V高压LDMOS和高压结终端。基于此工艺平台,设计了一种高压半桥栅驱动电路。该电路具有独立的低端和高端输入通道,内置长达1μs的死区时间,防止高低端同时导通。... 基于低压BCD工艺,与华润上华合作开发了1μm 600VBCD工艺平台,可以集成600V高压LDMOS和高压结终端。基于此工艺平台,设计了一种高压半桥栅驱动电路。该电路具有独立的低端和高端输入通道,内置长达1μs的死区时间,防止高低端同时导通。采用双脉冲电平位移结构完成15~615V的电平位移,同时集成过流和欠压等保护功能。高端采用新型的电平位移结构,版图面积减小12%。测试结果表明,高端浮置电平可以加到750V,高低端输出上升时间为50ns,延迟匹配为150ns,输出峰值电流大于2A,电路响应快,可靠性高。 展开更多
关键词 bcd工艺 高压栅驱动 电平位移
下载PDF
BCD码信号处理系统
11
作者 王红琳 王刚 关翔 《西北民族大学学报(自然科学版)》 2006年第2期27-30,共4页
介绍在TCZ型电子秤装置上研制STD总线工控机的BCD码信号处理系统的系统结构和工作原理,从而着重论述逻辑电路的设计和数据处理算法.
关键词 电子秤 bcd 逻辑电路 处理算法
下载PDF
石灰石BCD码信号处理系统
12
作者 关新民 《新疆工学院学报》 1999年第3期177-181,共5页
介绍了在TCZ型电子秤装置上研制STD总线工控机的BCD码信号数据处理系统的系统结构和工作原理.着重论述了逻辑电路的设计和数据处理算法.
关键词 电子秤 bcd 逻辑电路 处理算法
下载PDF
高压BCD工艺优化对NLDMOS管的性能影响 被引量:2
13
作者 代钢 牛健 姬濯宇 《微电子学》 CAS 北大核心 2020年第1期142-147,共6页
基于SMIC 0.18μm HVBCD工艺,移除了3层掩模板。调整器件的结构参数,对横向双扩散MOS管(NLDMOS)进行了分批流片。该NLDMOS通过了电学性能合格测试。对源漏击穿电压BVds、比导通电阻Ron进行了测试和分析。结果表明,BVds达到59.2 V,Ron为5... 基于SMIC 0.18μm HVBCD工艺,移除了3层掩模板。调整器件的结构参数,对横向双扩散MOS管(NLDMOS)进行了分批流片。该NLDMOS通过了电学性能合格测试。对源漏击穿电压BVds、比导通电阻Ron进行了测试和分析。结果表明,BVds达到59.2 V,Ron为50.5 mΩ·mm2。与原有的HVBCD工艺的电参数保持一致。该NLDMOS的栅极耐压值达到40 V,同时降低了成本,缩短了生产周期。 展开更多
关键词 高压bcd工艺 NLDMOS 结构参数 击穿电压 比导通电阻
下载PDF
基于0.35μm BCD工艺下50V HVPMOS的电学性能优化
14
作者 邹荣 闵嘉华 +3 位作者 储楚 梁小燕 张涛 滕家琪 《上海大学学报(自然科学版)》 CAS CSCD 北大核心 2013年第6期567-571,共5页
为提高0.35μm 30-0-50 V BCD(bipolar-CMOS-DMOS)工艺下50 V HVPMOS的电学性能,在不改变工艺流程的基础上,仅通过微调器件结构尺寸来实现电学性能的优化.采用Silvaco公司的工艺与器件模拟软件,仿真分析了沟道长度、overlap尺寸、场氧... 为提高0.35μm 30-0-50 V BCD(bipolar-CMOS-DMOS)工艺下50 V HVPMOS的电学性能,在不改变工艺流程的基础上,仅通过微调器件结构尺寸来实现电学性能的优化.采用Silvaco公司的工艺与器件模拟软件,仿真分析了沟道长度、overlap尺寸、场氧化层长度及场极板长度对50 V HVPMOS器件电学性能的影响.根据仿真结果确定了优化后的结构尺寸,并结合流片测试结果验证了优化方案的可行性.测试结果表明,优化后50 V HVPMOS的开启电压降低到了-0.98 V,击穿电压提高到了-68 V,特征导通电阻降低了13.5%,饱和电流提高了13.1%,器件的安全工作范围增大,饱和区更加平滑,无明显kink效应. 展开更多
关键词 bcd工艺 HVPMOS 电学性能 流片
下载PDF
一种基于BCD工艺的汽车电压调节器芯片设计
15
作者 杨人静 王义 +1 位作者 张育贵 时传飞 《电子科技》 2020年第6期24-28,共5页
针对目前车用电压调节器体积大、稳定性差和寿命短等问题,设计了一款用于汽车的电压调节器芯片。该芯片通过PWM技术调整发电机励磁绕组的平均励磁电流,稳定了发电机输出电压。同时,该芯片集成了低温漂、高精度的电压基准源与电流源,还... 针对目前车用电压调节器体积大、稳定性差和寿命短等问题,设计了一款用于汽车的电压调节器芯片。该芯片通过PWM技术调整发电机励磁绕组的平均励磁电流,稳定了发电机输出电压。同时,该芯片集成了低温漂、高精度的电压基准源与电流源,还具有欠压锁定与过温保护电路,提高了系统可靠性。芯片基于0.5μm BCD工艺进行设计,采用Cadence Spectre进行仿真。仿真结果表明,该芯片工作电压是7~20 V,静态电流仅为472μA,电压调节范围10~20 V,基准电压1.16 V,工作温度范围-40~125℃,温度系数8.4 ppm·℃-1,且当发电机输出电压波动时,该芯片可使输出电压稳定。 展开更多
关键词 脉宽调制 电压调节器 可靠性 欠压锁定 过温保护 bcd工艺
下载PDF
0.18μm BCD工艺平台LogicEE IP的数据保持力
16
作者 李国强 杨新杰 《电子与封装》 2014年第12期25-28,共4页
研究表明,0.18μm BCD工艺中SAB膜的厚度对Logic EE IP的数据保持力特性有重大影响。SAB膜越厚,Logic EE IP的数据保持力特性越好;如果SAB膜厚度小于一定尺寸,那么Logic EE IP的数据保持力将会失效。因此适当的SAB膜厚度对保证Logic EE... 研究表明,0.18μm BCD工艺中SAB膜的厚度对Logic EE IP的数据保持力特性有重大影响。SAB膜越厚,Logic EE IP的数据保持力特性越好;如果SAB膜厚度小于一定尺寸,那么Logic EE IP的数据保持力将会失效。因此适当的SAB膜厚度对保证Logic EE IP的数据保持力通过合格性测试非常重要。主要研究在标准工艺条件下,通过3种SAB膜厚(标准厚度55 nm、80 nm和100 nm)、老衬底(标准厚度55 nm)、新衬底延长清洗时间(标准厚度55 nm)以及新衬底新生长材料的SAB膜(标准厚度55 nm)等试验,最终确定了在华虹宏力0.18μm BCD工艺平台上,当SAB膜厚度为100 nm时,Logic EE IP核的数据保持力通过了JEDEC标准的合格性测试。 展开更多
关键词 0.18μm bcd工艺 LogicEE IP SAB膜 数据保持力
下载PDF
LV/HV N-Well BCD[B]技术(1)的芯片与制程剖面结构 被引量:1
17
作者 潘桂忠 《集成电路应用》 2018年第10期26-30,共5页
LV/HV N-Well BCD[B]技术(1)能够实现低压5 V与高压100~700 V(或更高)兼容的BCD工艺。为了便于高低压MOS器件兼容集成,采用源区为硼磷双扩散形成沟道的具有漂移区的偏置栅结构的HV LDMOS器件。改变漂移区的长度,宽度,结深度以及掺杂浓... LV/HV N-Well BCD[B]技术(1)能够实现低压5 V与高压100~700 V(或更高)兼容的BCD工艺。为了便于高低压MOS器件兼容集成,采用源区为硼磷双扩散形成沟道的具有漂移区的偏置栅结构的HV LDMOS器件。改变漂移区的长度,宽度,结深度以及掺杂浓度等可以得到不同的高电压。采用MOS芯片结构设计、工艺与制造技术,得到了芯片制程结构。 展开更多
关键词 集成电路制造 偏置栅结构 LV/HVN-Wellbcd[B]技术 制程剖面结构
下载PDF
LV/HV P-Well BCD[B]技术(1)的芯片与制程剖面结构 被引量:4
18
作者 潘桂忠 《集成电路应用》 2018年第6期41-45,共5页
LV/HV P-Well BCD[B]技术(1)能够实现低压5 V与高压100~700 V(或更高)兼容的BCD工艺。为了便于高低压MOS器件兼容集成,采用源区为硼磷双扩散形成沟道的具有漂移区的偏置栅结构的HV LDMOS器件。改变漂移区的长度,宽度,结深度以及掺杂浓... LV/HV P-Well BCD[B]技术(1)能够实现低压5 V与高压100~700 V(或更高)兼容的BCD工艺。为了便于高低压MOS器件兼容集成,采用源区为硼磷双扩散形成沟道的具有漂移区的偏置栅结构的HV LDMOS器件。改变漂移区的长度,宽度,结深度以及掺杂浓度等可以得到不同的高电压。采用MOS集成电路芯片结构设计﹑工艺与制造技术,依该技术得到了芯片制程结构。 展开更多
关键词 集成电路制造 HV LDMOS结构 LV/HV P-WELL bcd[B]芯片结构 制程剖面结构
下载PDF
LV/HV P-Well BCD[B]芯片工艺技术(2)的制程剖面结构 被引量:3
19
作者 潘桂忠 《集成电路应用》 2018年第9期23-27,共5页
LV/HV P-Well BCD[B]技术(2)能够实现低压5 V与高压100~700 V(或更高)兼容的BCD工艺。为了便于高低压MOS器件兼容集成,采用源区为硼磷双扩散形成沟道的具有漂移区的偏置栅结构的HV VDMOS器件。改变漂移区的长度,宽度,结深度以及掺杂浓... LV/HV P-Well BCD[B]技术(2)能够实现低压5 V与高压100~700 V(或更高)兼容的BCD工艺。为了便于高低压MOS器件兼容集成,采用源区为硼磷双扩散形成沟道的具有漂移区的偏置栅结构的HV VDMOS器件。改变漂移区的长度,宽度,结深度以及掺杂浓度等可以得到高电压。采用MOS集成电路芯片结构设计、工艺与制造技术,依该技术得到了芯片制程结构。 展开更多
关键词 集成电路制造 HV LDMOS 结构 LV/HV P-WELL bcd[B]芯片结构 制程剖面结构
下载PDF
LV/HV Twin-Well BCD[B]技术(1)芯片与制程剖面结构 被引量:1
20
作者 潘桂忠 《集成电路应用》 2019年第1期23-27,共5页
LV/HV Twin-Well BCD[B]技术(1)能够实现低压5 V与高压100~700 V (或更高)兼容的BCD工艺。为了便于高低压MOS器件兼容集成,采用源区为硼磷双扩散形成沟道的具有漂移区的偏置栅结构的HV LDMOS器件。改变漂移区的长度,宽度,结深度以及掺... LV/HV Twin-Well BCD[B]技术(1)能够实现低压5 V与高压100~700 V (或更高)兼容的BCD工艺。为了便于高低压MOS器件兼容集成,采用源区为硼磷双扩散形成沟道的具有漂移区的偏置栅结构的HV LDMOS器件。改变漂移区的长度,宽度,结深度以及掺杂浓度等可以得到不同的高电压。采用MOS集成电路芯片结构设计﹑工艺与制造技术,依该技术得到了芯片制程结构。 展开更多
关键词 集成电路制造 偏置栅结构 LV/HV Twin-Well bcd[B]芯片结构 制程剖面结构
下载PDF
上一页 1 2 5 下一页 到第
使用帮助 返回顶部