期刊导航
期刊开放获取
河南省图书馆
退出
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
1
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于VPM和随机激励的处理器核仿真建模
1
作者
许彤
张仕健
吕涛
《计算机工程》
CAS
CSCD
北大核心
2010年第20期19-21,24,共4页
为提高处理器核仿真模型的效率,提出基于SimpleScalar架构对龙芯1号处理器进行虚拟处理器模型行为建模,IPC平均误差为2.3%,速度达到每秒1 000 000条指令。基于可控随机事件机制实现的总线功能模型可以为片上系统(SoC)设计提供激励主动...
为提高处理器核仿真模型的效率,提出基于SimpleScalar架构对龙芯1号处理器进行虚拟处理器模型行为建模,IPC平均误差为2.3%,速度达到每秒1 000 000条指令。基于可控随机事件机制实现的总线功能模型可以为片上系统(SoC)设计提供激励主动生成方案和片上互连验证功能。实验结果证明,该方法对处理器IP仿真建模具有普适意义,能够被无缝融入SoC流程中。
展开更多
关键词
IP仿真模型
SimpleScalar模拟器
可控随机事件
总线功能模型
龙芯1号处理器
下载PDF
职称材料
题名
基于VPM和随机激励的处理器核仿真建模
1
作者
许彤
张仕健
吕涛
机构
中国科学院计算技术研究所微处理器中心
中国科学院研究生院
中国科学院计算技术研究所计算机系统结构重点实验室
出处
《计算机工程》
CAS
CSCD
北大核心
2010年第20期19-21,24,共4页
基金
国家自然科学基金资助项目(60325205)
国家"863"计划基金资助重点项目(2002AA110010)
中科院计算所知识创新基金资助项目(20056230)
文摘
为提高处理器核仿真模型的效率,提出基于SimpleScalar架构对龙芯1号处理器进行虚拟处理器模型行为建模,IPC平均误差为2.3%,速度达到每秒1 000 000条指令。基于可控随机事件机制实现的总线功能模型可以为片上系统(SoC)设计提供激励主动生成方案和片上互连验证功能。实验结果证明,该方法对处理器IP仿真建模具有普适意义,能够被无缝融入SoC流程中。
关键词
IP仿真模型
SimpleScalar模拟器
可控随机事件
总线功能模型
龙芯1号处理器
Keywords
IP simulation
model
SimpleScalar simulator
controllable random event
bus functional model(bfm)
Godson-1 processor
分类号
TP368.1 [自动化与计算机技术—计算机系统结构]
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于VPM和随机激励的处理器核仿真建模
许彤
张仕健
吕涛
《计算机工程》
CAS
CSCD
北大核心
2010
0
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部